2020年12月,由日本工业技术研究院(aist)和中国台湾半导体研究中心(tsri)代表的联合研究小组宣布了用于2nm世代的si(硅)/ ge(硅)/ ge层压材料。他们同时宣布,已开发出一种异质互补场效应晶体管(hcfet)。
由于微加工技术的进步,电场效应晶体管(fet)已实现了高性能和低功耗。
在22nm世代中,它推进到被称为“ finfet”的三维栅极结构的fet。此外,gaa(全方位门)结构已作为替代版本出现。
除此之外,还有一种称为cfet结构的技术,该结构是将n型fet和p型fet彼此堆叠的结构。其面积可以大大减小,速度可以提高。
fet结构路线图资料来源:aistaist
一直在研究和开发混合了硅n型fet和锗p型fet的cmos技术。另一方面,tsri一直致力于开发精细工艺技术,以在2nm世代之后实现3d沟道。因此,两家公司于2018年启动了一项国际联合研究项目,以利用各自的优势。
该项目旨在开发可堆叠si和ge层的si / ge异质沟道集成平台,并且是一种低温异质材料键合技术(lt-hbt ),可在200°c或更低的温度下堆叠高质量的si和ge层。开发了低温异质层粘接技术。由于所有的层压和刻蚀工艺都可以在低温下进行,因此其特点是对si层和ge层的破坏极小,可以实现高质量的si / ge异质沟道集成平台。
该产品制造过程如下。首先,准备在主晶片上外延生长ge的“主晶圆”和“供体晶圆”。sio2绝缘膜沉积在主硅片的每一个上以活化表面。然后,将其直接在200°c下粘合。然后,顺序地去除施主硅片的si衬底,box绝缘膜和si层。最后,使用东北大学开发的中性束刻蚀(nbe)将ge均匀薄化。
结果,实现了si / ge异质沟道层叠结构。这项技术可以大大简化hcfet的制造过程,也可以用于其他多层结构。
使用低温异种材料键合技术的si / ge异质通道层压工艺过程来源:aist
该研究小组使用已开发的si / ge异质沟道堆叠平台创建了hcfet。形成具有相同沟道图案的si和ge层,并且去除si层和ge层之间的绝缘层以形成纳米片状的层叠沟道结构。从sem俯瞰图,可以确认ge和si通道是暴露的。
在该结构上沉积高k栅绝缘膜(al2 o3)和金属栅(tin)以覆盖整个沟道,并且上下放置gaa结构“ 硅n型fet”和“ p型fet”。已经实现了堆叠的hcfet。从tem截面图,发现上部的ge层和下部的si层以具有约50nm的沟道宽度的纳米片的形式层叠。这些结构也可以通过tem edx分析来确认。
此外,我们成功地通过单个栅极同时操作了这些“ n型fet”和“ p型fet”。事实证明,通过lt-hbt堆叠不同的通道作为2nm世代晶体管技术极为有效。
这项研究的结果是日本小组(aist和东北大学),由高级cmos技术研究小组的研究员chang wen hsin,aist的器件技术研究部门以及tsri的lee yao-jen research代表。它是由研究员组成的中国台湾团队(交通大学,成功大学,南方国际大学,台湾大学,国立中山大学,爱子大学,工业技术学院,台湾日立高科技)的国际合作研究小组。
国际合作研究小组,连同急于向包括海外的私人公司建立一个高精度的异构渠道集成平台,有望进行为期三年的技术转让。
责编ajx
欧莱新材IPO关注丨计划募资5.77亿,于7月18日上会
S331C S331D 天馈线测试仪 谭艳飞13543805
汽车中的真空管荧光显示器(VFD)参考设计,Vacuum F
荣耀9什么时候上市最新消息:华为荣耀9将于下月发布,UFS2.0能挽回形象吗?
英伟达Jetson设备上的YOLOv8性能基准测试
日本加快研发2nm hCFET晶体管
华为推出了其最新的平板电脑MatePad 5G
Net Guard无人机帮助摩天大楼高层救援
Tadiran为自动抄表设备提供锂电池,电流年释放率低于0.
欣旺达电动汽车成为东风柳汽磷酸铁锂菱智CM5EV电池包供应商
TCL两款折叠屏概念机展示,采用两种不同类型的铰链
RX560显卡正式发布:满血1024SP Polaris 11核心后发制人
虹科电子携手rooom为中国企业提供一站式AR解决方案
基于技术性能的光隔离器和数字隔离器视图
交流伺服电机和直流伺服电机各有何特点
华为为日本NTT和NEC结成的5G联盟打开争夺全球5G设备市场的机会
中国商用车后市场年度报告发布,万亿规模的中国商用车后市场正处在巨变之中
降低 SiC 电阻之路
移动通信终端生产测试趋势分析与CMW500的应用
特斯拉希望通过金属空气电池组连接主电池组来减轻热失控