下图 1 形象的说明了运放的输入端阻抗的特性。主要有两个参数,输入阻抗和输入电容。对于电压反馈型运入,输入阻抗主要由输入级的决定,一般bjt输入级的运放。的共模输入阻抗会大于40mω。差模输入阻抗大于200gω。对于jfet和cmos输入级的运放,输入阻抗要大的多。这个阻抗通常表现为电阻性。作为常识被我们所熟知。
图 1 运放输入端阻抗特性
更值得我们多加关注的是运放的输入电容。这个参数通常在datasheet的表格中所列出,但常被忽视。运放的输入电容,通常分为共模输入电容ccm和差模输入电容cdiff。如下图 2 是opa333的datasheet中列出的输入电容。
图 2 opa333的输入电容
对于有emi抑制特性的运放,如lmv832,它的输入电容会被设计的正大的些。下图 3 是带emi抑制功能的lmv832的输入电容值。
图 3
运放的输入共模电容ccm 和差模电容 cdiff会形成运放的输入电容 cin。在许多应用中,运算放大器的输入电容都不会造成问题。但在某些应用中会引起放大电路的不稳定。尤其是反向输入端的电容,是放大电路不稳定的几大罪魁祸首之一。如下图 4 所示是运放在有输入电容的影响下的模型。
图 4 等效模型
这个反向输入端的电容会在运放的环路增益中引入一个极点。正是这个极点的存在,在某些条件下,可能会引起放大电路的不稳定。
运放输入电容引入的极点如下式。即使这个极点0-db交截越频率之内,而是非常靠近0-db交越频率,它也有可能引起问题。在这个极点的频率点上,相位会有45度的相位延迟,它很可能减少放大电路的相位裕度。如放大电路的0-db交截越频率是2mhz。在2mhz处的相位裕度是89°。如果这个极点的频率点也在2mhz处,它将使相位裕度减少45°。而变为φ = 89° – 45° = 44°。44度的相位裕度就显得的不够了。
通常放大电路的输入电容不只由运放的输入电容组成,还包括布线引起的杂散电容和引脚电容。应尽量避免运算放大器反相输入端存在外部杂散电容,尤其是在高速应用中。反相输入周围区域应去除接地层,从而最大程度地减小pc板杂散电容,此外,该引脚的所有连接都应尽量短。
在一些应用,常会加入反馈电容来增加放大电路的稳定,加入反馈电容后的电路的环路增益为,可见反馈补偿电容给环路增益中引入了一个零点。
泵站计算机监控系统主要功能
PN结对IGBT器件的重要性
厂家是如何做瓶盖二维码读码及喷码字符有无检测的
小冰沈向洋:人工智能泡沫很大,真正难的是落地
百度造车为什么要选择吉利?
输入阻抗和输入电容
变频器的应用
如何打通任督二脉,构建数字化双胞胎?
我国机器人产业正迎来爆发增长各领域的机器换人行动正不断推进
覆铜板叠层结构
信禾昌电热管厂家讲解单头电热管的发热原理
面板市场:各种显示技术展开对决
AGV小车在仓储搬运中快速高效的秘籍(一)
情人节惊喜,怎么少的了小米6的陪伴?2月14日春季发布会降临
农场养殖场远程视频监控系统的架构、工作原理及特点
为什么公司仍然需要专用核心网络
Idelay对时序的补救
倒装焊芯片(Flip-Chip)是什么意思
开关电源产生电磁干扰的原因分析
linux的ip命令是什么