最近因为在实际需求中用lvds接口,功能为lvds进,lvds出。出去的lvds线,直接点屏。一共测试altera xilix lattice的方案,目标是驱动1080p的lvds屏。实际中为了减少飞线的数量,决定采用单路lvds驱动1080p的屏,实际效果为肯定缺行。但是无噪点即可。
由于是4个月前的做的,最终选定lattice的方案,最终展示的是使用该方案后的效果。其他两家只做一些分析和改进的建议。
首先评估的使altera的方案,当时骏龙的fae很给力,提供了好几块板卡,前后做了一个星期,费了很大的进。由于当时使用的lvds的ip,觉得比较稳定。实现起来应该问题不大。最终的结果是点屏没有成功,只有图像边缘地方部分区域是亮。也许是当时对于飞线过于自信,插座飞线到插针,然后再接lvds插座,在本身fpga引脚引出的时候用的。用的使hsmc的插座,应该会有问题,根据后来的现象分析,可能是lvds引脚没有匹配电阻的问题。
当时的调试现场如下图:
后来使用的xilinx的方案。xilinx的方案有现成的参考设计xapp485/486.后来调试了一下,总是发现图像边缘地方部分区域是亮的,后来lvds的并上匹配电阻后,显示就ok了。当时初步先定用xilinx的。但是缺点就是,一旦lvds输入信号中断后在恢复,就没法显示。就需要重新加载程序才正显示。spartan-6支持的lvds电平标准和其他厂商的不一样,主要体现;1.lvds电平的电压为3.3或者是2.5,其他两家均为2.5v。2.lvds的输出必须在bank0和bank2;
后来又接着评估lattice的方案,因为其在接口方面比较有优势,7:1lvds接口有现成的评估板,但是飞线是无法避免的,这一次通宵感,还是没结果,图像很差。而且跑的还是demo和demo程序。后来弄了xp2的评估板,飞了8根线,效果还是一样,后来在和fae讨论时,突然想到xilinx出现这样问题是,并上匹配电阻后的显示就好了,然后在引脚上并上100欧姆的电阻,奇迹般的好了,看来真的是匹配的问题。后来经过长期的测试,没法啥问题,于是就定下了lattice的方案。最后做般调试,效果如下:(该图像用的使灰阶显示器,图像做过rgb转yuv,并作做过gamma)
微软Build 19013上线新ISO镜像功能
功率半导体在三电平NPC和TNPC拓扑结构中的控制和保护
基于数字水印技术和无线传感器网络实现敏感数据嵌入及提取方法研究
欣旺达获易捷特供应商定点通知 电动汽车电池业务持续发力
PCB中微短路/短路的发生与对策
基于Lattice的LVDS接口调试
一文了解2017年智慧城市六大主题
基于物联网表计的综合能源管理方案
通用数字存储示波器的基本功能及技术参数
夏普的2020新品发表会说了些什么?
基于LPC2132微控制器和IRIG码实现GPS时钟的应用方案
国内首套!基于飞腾CPU的掘进设备SCADA系统在深圳地铁13号线正式投运
阿里云负载均衡增速全球第一,单季度环比增长35.1%
光纤传感器—动态测量
DFRobot新推一款Gravity:环形二维码扫描识别传感器
智能家居的发展需要互联网公司吗
FPGA如何从入门到高手?
浅谈嵌入式固件源码的5个常见误区
基于一个去中心化的数字民主平台Opporty介绍
这份封装规范一定要留着