Altera和ARM携手推出DS-5开发套件,加速产品开发时间

altrea与安谋国际(arm)携手突破soc fpga除错壁垒。altera与arm透过双方特有协议,共同推出ds-5嵌入式软件开发套件,期消除工程师在开发soc fpga时,所面临的软硬件除错问题,进一步加速开发时程。
altera国际市场总监李俭指出,工程师平均花60~70%的开发时间在除错上,透过与arm的合作,将可以实现跨软硬体的除错环境,加速工程师开发产品的时间。
图 altera国际市场总监李俭
altera国际市场总监李俭表示,fpga的高灵活性,能够让客户随机增加产品功能,并提高产品差异化程度,但这样的特点让工程师在开发soc fpga时,必须面对更多的挑战。过往在开发过程当中,往往因为软件与硬件开发工程师无法合力除错,软、硬件须要分别使用两套除错工具,而延迟产品上市时间,因此,altera与arm合作推出ds-5嵌入式软件开发套件,跨越软硬体间除错障碍,协助客户降低产品开发时间。
arm亚太区应用工程总监姜新雨指出,透过与altera的合作,arm开发工具团队可以得知使用者的确切需求,并开发出相应产品以加速客户的产品上市时间。此款专为altera soc fpga设计的arm ds-5工具套件,将有助于惯用arm架构处理器的工程师,能够在管理介面上一览arm cortex-a9处理器核心与altera fpga的除错、追踪资料。
姜新雨进一步解释,ds-5开发套件具自动调整功能,让ds-5能够支援fpga架构中讯息事件的非置入式采集和视觉化功能,并让工程师观察出该事件与软体事件和处理器指令踪迹,透过时间戳记,找出彼此在时间上的关联性。另一方面,ds-5的交叉触发功能则让cpu与fpga区域之间的高阶讯号层级硬体交叉触发,让工程师可以停止cpu或是fpga任何一端的运作,并分析错误资讯,实现跨软体及硬体的除错。
ds-5开发套件在上市之后,将支援对运行非对称多处理(amp)和对称多处理(smp)系统组态的系统进行除错,还可以透过jtag和乙太网路除错介面,广泛应用于电路板开发、驱动程式开发、os移植、裸金属和linux应用开发和除错。

iOS10.3更新至iOS10.3.2,iOS11也即将来临,iOS10.2越狱来与否还有那么重要吗?
选择绝缘端子时的三点规范分别是什么
高通与合作伙伴在5G生态合作方面的最新进展介绍
紫光国微的增长方法论,营收净利创新高
信步科技SV1a-H8112P-A1主板规格英文版
Altera和ARM携手推出DS-5开发套件,加速产品开发时间
新唐科技N567H160控制器介绍
国家智能传感器联合实验室成功举办智能汽车调研与交流会
元宇宙概念发展空间
使用STM32实现云连接应用的资料概述
格力手机三代新增配色 3600元定价“雷打不动”
高通和NXP宣布了价值数十亿美元的股票回购,试图补偿投资者对这宗交易的失败
表面清洁度检测仪在汽车焊接领用的应用
基于恩智浦LPC2478的家庭智能安全报警系统的设计
大数据为农业装“智慧芯”,驱动智慧农业快速发展
十代酷睿 CometLake-H 标压处理器与下一代TigerLake-U 处理器的区别
!销售/收购/维修HP4284A电桥HP4284A.小兵R/
组播Multicast进阶:PIM-DM实验配置
全场景智慧生活已来!荣耀亲选多款智慧生活新品发布
英飞凌推出CIPOS™ Tiny IM323-L6G新型智能功率模块,最大限度地提高效率和设计灵活性