【摘 要】 介绍利用max+plusⅱ软件对altera公司的cpld进行图形设计、编译以及在系统编程的基本方法和步骤。
关键词:max+plusⅱ软件,cpld,在线编程
1 引 言
altera公司是世界三大cpld/fpga厂家之一,它的器件能达到最高的性能和集成度,不仅仅因为采用了先进的工艺和全新的逻辑结构,还在于它提供了现代化的设计工具——max+plusⅱ可编程逻辑开发软件,该软件是altera公司推出的第三代pld开发系统。它提供了一种与结构无关的设计环境,使altera cpld设计者能方便地进行设计输入、快速处理和器件编程。max+plusⅱ提供了全面的逻辑设计能力,包括电路图、文本和波形的设计输入以及编译、逻辑综合、仿真和定时分析以及器件编程等诸多功能。特别是在原理图输入等方面,max+plusⅱ被公认为是最易使用、人机界面最友好的pld开发软件。max+plusⅱ可以开发除apex20k以外的任何cpld/fpga。
2 altera cpld器件的开发
max+plusⅱ由设计输入、设计处理、设计校验和器件编程等四部分组成,用它开发altera cpld器件的具体过程如下:
2.1 图形输入
利用max+plusⅱ软件进行逻辑设计的输入方法有原理图输入、文本输入和其它eda tool生成的edif网表输入,其中原理图设计输入最为直接,且容易实现仿真、便于电路调整,是一种常用的方式。其步骤为:
(1)指定设计项目名称。启动max+plusⅱ后,在file菜单中选project name,键入设计项目名,点ok按钮后max+plusⅱ的标题条将显示新的项目名字;
(2)建立新文件。在file菜单中选new,选graphic editor,然后按下ok按钮,会出现一个图形编辑窗口;
(3)输入图元、74系列符号和宏功能符号。在图形编辑窗口的空白处单击鼠标右键,选entersymbol,在symbol libraries框中选…\maxplus2\max2lib\prim路径,再找到所需的图元(如两输入与门and2),双击后图元会出现在图形编辑窗中;同理在…\maxplus2\max2lib\mf路径中可输入所需的74系列符号(如74373);在…\maxplus2\max2lib\mega__lpm路径中可输入所需的lpm符号如lpm__mult);
(4)连线。将鼠标移至一个端口处,此时鼠标指示符自动变为“+”形状,然后按住鼠标拖至待连的另一个端口,放开左键即画好一条线;
(5)放置输入输出引脚。在图形编辑窗口的空白处单击鼠标右键,选enter symbol,在symbolname框中键入input或output,则输入或输出符号会出现在图形编辑窗中。
(6)为引脚和引线命名。在input或output引脚的pin__name处双击鼠标左键,然后输入指定的名字即可;选中需命名的引线(单击后引线变高亮),可为引线命名;
(7)保存文件。在file菜单中选save(或save as重新命名)可保存文件。
2.2 项目编译
max+plusⅱ编译器可以检查项目中的错误并进行逻辑综合,将项目最终设计结果加载到altera器件中去,并为模拟和编程产生输出文件。主要工作有:
(1)选择器件。在assign菜单内选device项,出现device对话框,在device family框选某一器件,比如要选max7000s系列84脚plcc封装6ns的7128s器件,可在device框选epm7128slc84-6;
(2)分配引脚。通常编译器可自动对项目进行引脚分配,但也可以人为分配引脚,方法是在assignmenu菜单中选pin/location/chip,然后在nodename框内输入引脚名,在chip resource框内选引脚号,按下add按钮,按下ok按钮即可。
(3)打开编译器窗口。在max+plusⅱ菜单中选compiler,会出现编译器窗口;
(4)运行编译器。在编译器窗口中点击start按钮,就开始对所要的编译项目进行处理。如有错误信息,可用鼠标选中该错误,并按下locate按钮,从而找到错误位置并改正。
2.3 阅读报告文件
编译完成后,可双击编译器窗口中的报告文件(*.rpt)图标,打开文本编辑器,可看到器件一览表、项目编译信息、文本层次结构以及资源使用、逻辑单元互连等情况。
2.4 观察试配结果
在max+plusⅱ菜单中选floorplan editor,会出现底层图编辑器窗口,在这里可观察到器件封装的所有引脚以及它们的功能(器件视图),同时可观察到所有lab及其单个逻辑单元(逻辑阵列块视图),如有必要,还可编辑修改当前的分配。
2.5 在线编程
一个项目在设计输入和编译完成后,就可对器件编程了。这里选用并口下载电缆byteblaster的jtag模式进行在线编程。byteblaster下载电缆包括与pc机并口相连的25针阳性插座头、与pcb板相连的10针插头和25针到10针的变换电路。byteblaster的25针插座头和10针插头的连线定义见表1。
图1是byteblaster的数据变换电路,它实际上是由一片74244和7个33ω的电阻组成的电路,可自行焊接制作。
对器件在线编程的步骤如下:
(1)编译一个项目。用max+plusⅱ的编译器产生用于max器件的编程目标文件(*.pof);
(2)连线。将byteblaster电缆的25针插座头一端与微机的并行口相连,另一端10针插头与装有可编程逻辑器件的pcb板上的阳极插座相连,见图2。pcb板还为byteblaster电缆提供+5v电源。
(3)设置编程方式。在option菜单中选hardware setup,会出现hardware setup窗口,在hardware type框中选byteblaster,并指定使用并行口(lpt1),按ok按钮;
(4)编程。在max+plusⅱ菜单中选programmer,会打开编程器窗口,点击program按钮即开始对器件进行编程。
3 结束语
采用max+plusⅱ软件开发cpld,设计速度是很快的,对于一个几千门的电路,从设计输入到器件编程完毕、用户拿到设计好的逻辑电路,大约只需几小时,而设计处理一般在数分钟内可完成。此外,使用max+plusⅱ的设计者无需精通器件内部的复杂结构,利用并口下载电缆byteblaster的jtag模式又可进行在系统编程,这给电路设计人员提供了一种快速高效的电路设计方法和花费极低的编程手段,因而带来极大方便。
参考文献
1 宋万杰,罗丰,吴顺君编著.cpld技术及其应用.西安:西安电子科技大学出版社,1999,9
联想笔记本键盘维修全过程
我国成功研发出新型柔性电极材料
PCB减成法和加成法的概念及制造工艺
面对亚马逊等在云计算战场的高歌猛进,IBM开始第四次重大转型
事件倒数计时器的制作教程
用MAX+PLUSⅡ开发Altera CPLD
促进尖端芯片应用,英伟达开辟加密货币竞技场
承德科胜红油包装机|炸辣椒籽自动包装机|河北包装机
华为云计算技术有限公司正式成立
逻辑运算符两侧运算对象的数据类型是
形象生动的理解软、硬件层面的通信协议!
凌力尔特推出 1.2A、37VIN 降压型开关稳压器
AD831下混频电路
杀虫灯是利用害虫趋光性进行诱杀的一种物理防治方法
BAT走过的自动驾驶之路大盘点 百度靠以下这几点领先
射频前端挑战渐增,Qorvo见招拆招
浅谈新能源汽车标准化难题困扰换电模式
虹科干货 | AR眼镜单、双目选哪个好?技术工程师资深经验分享!
马斯克最新消息 马斯克重申特斯拉将取消实体后视镜 马斯克回应被指叛国
基于Linux和Qt5的简易平板的设计与实现