uc3855a/b高性能功率因数预调节器
电源转换器正朝着越来越高的功率密度的方向发展。通常,获得这种高功率密度的方法是提高开关频率,可以缩小滤波器组件的尺寸。但是,提升开关频率会极大地增加系统的开关损耗,而这种损耗会阻碍系统在高于 100 khz 的开关频率上运行。
1 引言
为了在保持一定效率的同时增加开关频率,人们开发出了几种软开关技术(1、2 和 3)。大多数谐振技术都增加了半导体电流和/或电压应力,从而导致器件体积增大,并增加大环流带来的传导损耗。然而,一种新型转换器被开发了出来,其允许在没有增加开关损耗的情况提高开关频率,同时克服了谐振技术的大部分弊端。在实现主开关零电压开启和升压二极管零电流关闭的时候,零电压转换 (zvt) 转换器工作在一个固定频率上。这仅仅是通过在开关转换期间运用谐振操作来实现的。在周期的剩余时间里,从根本上将谐振网络从电路中消除,而且转换器的运行同其非谐振部分完全一致。
同传统的升压转换器相比,这种技术带来了效率方面的提高,并可以在低应力下运行升压二极管(这是因为关闭状态下受控的 di/dt)。二极管软开关还可以降低 emi(这是一个重要的系统考虑因素)。
有源功率因数校正将对转换器的输入电流进行编程以跟随线电压,并且有可能实现 3% thd 的 0.999 功率因数。unitrode uc3855a/b ic 集成了功率因数校正控制电路,该控制电路可以为高功率因数提供数个电流传感和功率级 zvt 运行方面的增强特性。
uc3855 集成了设计一款带有平均电流模式控制功能的 zvt 功率级所需的所有控制功能。由于其能够在避免斜率补偿和其他方法(5、6)低噪声抗扰度的同时对输入电流进行精确地编程,因此人们选择了平均电流模式控制。
1.1 zvt 技术
1.1.1 zvt 升压转换器功率级
除开关转换以外的整个开关周期中,zvt 升压转换器的运行均同传统的升压转换器一样。图 1 显示的就是 zvt 升压功率级。zvt 网络由 qzvt、d2、lr 和 cr 组成,提供了升压二极管和主开关的有源缓冲。[4、7、8] 描述了 zvt 电路的运行情况,为了叙述的完整性在此处进行了回顾。参见图 2,下列时序间隔可以被定义为:
图 1 具有 zvt 功率级的升压转换器
图 2 zvt 时序结构图
1.1.2 zvt 时序
1.1.2.1 t0-t1
t0 之前的时间里,主开关处于关闭状态,二极管 d1 正传导满负载电流。在 t0 处,辅助开关 (qzvt) 被开启。由于辅助开关处于开启状态,lr 中的电流线性地上升至 iin。在此期间,二极管 d1 中的电流正逐渐下降。当二极管电流达到零时,该二极管关闭(例如 d1 的软开关)。在实际电路中,由于二极管需要一定时间来消除结电荷 (junction charge),因此会有一些二极管逆向恢复。zvt 电感上的电压为 vo,因此电流上升至 iin 所需要的时间为:
1.1.2.2 t1-t2
在 t1 处,lr 电流达到了 iin,且 lr 和 cr 开始产生谐振。该谐振周期在其电压等于零以前对 cr 放电。漏极电压的 dv/dt 由 cr(cr 为外部 cds 和 coss 的组合)控制。cr 放电的同时流经 lr 的电流不断增加。漏极电压达到零所需要的时间为谐振时间的 1/4。在该周期结束时,主开关的主体二极管开启。
1.1.2.3 t2-t3
在该时间间隔开始时,开关漏极电压已达到 0v,并且主体二极管被开启。流经该主体二极管的电流将由 zvt 电感驱动。该电感上的电压为零,因此电流处于续流状态。此时,主开关被开启,以实现零电压开关。 1.1.2.4 t3-t4
在 t3 处,uc3855 感应到 qmain 的漏极电压降至零,并在关闭 zvt 开关的同时开启主开关。zvt 开关关闭以后,lr 中的能量被线性地从 d2 释放至负载。
1.1.2.5 t4-t5
在 t4 处,d2 中的电流趋于零。当这种情况发生时,该电路就像一个传统升压转换器一样运行。但是,在一个实际电路中,lr 同驱动 d1 阴极(由于 lr 的另一端被钳位控制至零)正极节点的 zvt 开关 coss 一起谐振。在 zvt 电路设计部分将对这种影响进行讨论。
1.1.2.6 t5-t6
该级也非常像一个传统升压转换器。主开关关闭。qmain 漏-源节点电容充电至 vo,并且主二极管开始向负载提供电流。由于节点电容起初将漏极电压保持在零状态,因此关闭损耗被极大地降低了。
由上述内容可知,这种转换器的运行仅在开启开关转换期间不同于传统升压转换器。主功率级组件并未出现比正常情况更多的电压或电流应力,而且开关和二极管均历经了软开关转换。通过极大地减少开关损耗,可以在不降低效率的情况下增加工作频率。二极管也可以在更低的损耗条件下工作,从而在更低温度、更高可靠性的条件下运行。该软开关转换还降低了主要由升压二极管硬关闭引起的 emi。
1.1.3 控制电路要求
为了保持主开关的零电压开关,zvt 开关在 cr 电压谐振至零以前必须为开启状态。通过使用一个相当于低线压和最大负载条件下 tzvt 的固定延迟,可以实现这一目标。
但是,这样一来在轻负载或更高线压的条件下延迟的时间会比必要延迟时间更长,从而会增加 zvt 电路传导损耗以及峰值电流应力。通过感应 qmain 漏极电压何时降至为零,uc3855 实现了一个可变 tzvt。一旦该电压降至 zvs 引脚阈值电压 (2.5v) 以下时,zvt 栅极驱动信号便被终止,并且主开关栅极驱动升高。图 3 显示了该控制波形。在振荡器开始放电时开关周期开始,zvt 栅极驱动在放电周期开始时升高。在 zvs 引脚感应到零电压状态或者放电期间结束(振荡器放电时间为最大 zvt 脉宽)以前,zvt 信号均处于高位。这样就使 zvt 开关仅在需要的时候开启。
图 3 zvt 控制波形
2 控制电路运行及设计
图 4 显示了 uc3855a/b 的结构图(引脚数与 dil−20 封装相当)。其显示了一款集成了基本 pfc 电路的控制器,包括平均电流模式控制以及促进 zvt 工作的驱动电路。该器件还具有简化电流传感的电流波形合成器电路,以及过压和过电流保护。在下列各章节中,该控制器件被分解成若干个功能模块,并对其进行了单独的讨论。
图 4 uc3855 控制器结构图
2.1 与 uc3854a/b 的比较
uc3855a/b 的 pfc 部分与 uc3854a/b 完全一样。他们共有的几个设计参数在下面被突出显示了出来,以说明其相似性。
功能
uc3854a/b
uc3855a/b
使能功能
专用引脚
集成到了 ovp
vrms 的设计范围
1.5v~4.7v
1.5v~4.7v
va 的 vref
3v
3v
va 的 vref
6v
6v
iac 处的失调电压
0.5v
0.7v
乘法器增益
uc3855a/b 中集成的新特性包括:
zvt 控制电路
过压保护
电流合成器
2.2 振荡器
振荡器包括一个内部电流源和散热片,因此仅需要一个外部时序电容器 (ct) 来设置频率。将额定充电电流设置为 500μa,放电电流为 8ma。放电时间大约为总时间的 6%,其定义了最大 zvt 时间。ct 的计算可通过下式得出:
2.3 zvt 控制电路
正如 zvt 技术部分所述,uc3855a/b 提供了控制逻辑,以确保 zvt 在所有线压及负载状态下运行,并且无需使用一个固定延迟。zvs 引脚对 mosfet 漏极电压进行感应,并为一个 zvt 驱动比较器输入。另一个比较器输入被内部偏置至 2.5v。当 zvs 输入为 2.5v 以上(并出现 pwm 时钟信号)时,zvt 驱动信号可升高。下拉 zvs 引脚可终止 zvt 驱动信号,并开启主开关输出(最大 zvt 输出信号等于振荡器放电时间)。图 5 显示了用于感应节点电压的网络。r12 将引脚上拉至 7.5v 的最大值,同时c6提供滤波功能。
图 5 zvs 传感电路
rc 时间常数应该足够快,以在最大占空比时达到 2.5v。该漏极电压受限于将主mosfet dv/dt变慢的节点电容,其降低了 zvs 电路上的高速要求。最大 zvs 引脚电压应被限制在 vref,否则 zvs 电路就会变为闭锁状态,无法正确工作。
zvs 运行的另一种方法是,通过一个简单的分压器来感应漏极电压。但是,该电压仍然必须被滤波(和钳位控制),以便不会将噪声注入 zvs 引脚。
如欲了解时序波形,请参考前面的图 3。
3 栅极驱动
主驱动可提供 1.5 apk,zvt 驱动为 0.75apk。由于 zvt 运行,主开关驱动阻抗要求被减少。在开启时,漏极电压为0v,因此密勒电容效应不再是一个问题;在关闭时,dv/dt 受限于谐振电容器。由于 zvt mosfet 通常为至少两个小于主开关的裸片尺寸,因此一个较低的峰值电流容量就可以满足其驱动要求。
3.1 乘法器/分压器电路
uc3855a/b 的乘法器部分与 uc3854a/b 完全一样。其集成了输入电压前馈功能(通过 vrms 输入),以消除对输入电压环路增益的依赖性。正确地设置该器件,需要定义的参数只有三个(vvrms、iiac 和 rimo)。
3.1.1 vrms
该乘法器对线电流进行编程,从而影响线路的功耗。考滤到系统功耗限制,对 vrms 引脚进行编程。参考该结构图(图 4),乘法器输出方程式为:
功耗限制函数由电压环路误差放大器 vea (6 v) 的最大输出电压来设置。通过观察给定 vea 值情况下的变化可以轻松地阐明功耗限制函数。如果该 ac 线压降低 2倍,那么前馈电压效应 (v2vrms) 则降低至四分之一。这样就将乘法器输出电流(以及随之而来的线电流)提高了 2 倍。因此,线路的功耗保持恒定。反之,如果负载增加且线路保持恒定,则 vea 增加,从而导致更高的线电流。于是,由此可见,vea 为一个同输入功耗成正比例关系的电压。
在正常情况下,设置乘法器是用来限制低线路条件下的最大功耗,其同最大误差放大器输出电压相当。对该乘法方程式求解,以得到同最大误差放大器电压和最大乘法器电流(2 倍 iiac 以内)相当的前馈电压。
求出低压线路 vrms 电压以后就可以定义线路至 vrms 引脚的分压器。为了减少出现在乘法器输入端的二阶谐波数量(其反过来又会在输入电流中引起三阶谐波)[9],相对而言,该前馈电压必须没有纹波。该滤波会在 vrms 引脚上产生一个 dc 电压。由于是按照其 rms 值对输入电压进行定义,因此必须考虑到该 rms 因数 (0.9) dc [9]。例如,如果该低线压为 85 v,那么要求的衰减则为:
在 270v高线压状态下,其相当于 vvrms = 4.76 v。vrms 输入的共模范围为 0v 至 5.5v。因此,计算出来的范围在可接受的极限以内。
推荐使用一个二极滤波器来提供足够的衰减,而不降低前馈瞬态响应。单极滤波器要求有一个极低频率的极以使 vrms 对线压变化很快地做出响应。
一旦 vrms 的失真被确定,则可以计算出滤波器极。如果前馈电路对总失真的作用为 1.5% 以内,那么就可以计算出滤波器的要求衰减。需要注意的是,在一个完整的波形整流正弦波中,二阶谐波大约为 dc 值的 66.7%。在该输入电流波形中[9],二阶谐波的百分比转换为相同百分比三阶谐波失真。因此,要求滤波器衰减为:
单个级应具有一个 或 0.15 的衰减。对于一个单级滤波器而言,则为:
参见图 6,同各组件相对应的取值为:r9a = r9b = 390 kω、r10 = 120 kω、r11 = 18 kω,并且 c4 = 0.082 μf、c5 = 0.47 μf。
图 6 vrms 电路
3.1.2 iiac
在高线压条件下,选择 iiac 的值为 500μa。这样的取值颇具随意性,但是其应该在 1 ma 以下,这样可以保持在该乘法器的线性区域以内。相应地,线路至 iac 引脚的总电阻大约为 766 kω。
3.1.3 rimo
通过确定乘法器输出电压(为了保持在过电流跳变点以下)在低线压和最大负载电流条件下为 1v 则可以计算出乘法器输出电阻。这样也就相当于变流器的最大感应电压。该条件下的乘法器电流等于 1v/rimo,并且可以由乘法器方程式换算而得,其结果为:
在低线压条件下,iiac 等于 156μa(如果低线压等于 85v,iiac 被设定为 270v 时的 500μa),vea 为其 6v 的最大值,vvrms 为 1.5v。因此 rimo 等于 3.2 kω。
3.2 电流合成器
由于构建在 uc3855a/b 中的电流合成功能使电流传感被简化了。当开关为开启且可以使用一个变流器对其进行感应时,开关电流同电感电流相同。当开关处于开启状态时,电流合成器使用一个同开关电流成正比例关系的电流对一个电容器 (ci) 充电。当该开关处于关闭状态时,电感电流波形将被控制器重新构建。为了精确地测量出电感电流,所需做的工作就只是重新构建电感电流的下斜坡斜率,其可由下式得出:
使用一个与 vout − vac 成正比例关系的电流对 ci 放电,这样就可以重新构建电感电流波形。该电容器下斜坡斜率为:
通过从一个与 vout 成正比例关系的电流中减去 iiac/4,uc3855a/b 就得出了 idis。rvs 引脚电压被调节至 3v,因此,rvs 电阻器的选择就设定了与 vout 成正比例的电流。
rrvs 电流同 iiac/4 的比应该等于 vout 与 vac 的比。因此,如果 iiac/4 为 125 μa,那么流经 rrvs 的电流应该被设定为 130 μa。
使电感电流斜坡与电容器电压斜坡相等,并确定 vac 等于零时出现最大斜坡,则可以对 ci 求解,其结果如下:
其中,n 为变流器 (ct) 匝比,(ns/np) 和 rs 为电流检测电阻器。
电流合成器具有大约 20mv 的偏移。该偏移可以引起线电流零交叉情况下的失真。为了消除这种偏移,可以在 vref 和 imo 引脚之间连接一个电阻器。该电阻器值是基于 rimo 和合成器输出端偏移量计算出来。对于一个 20mv 偏移且 rimo = 3.3 kω 而言,一个从 vref 至 1.2mω imo 的电阻器可以消除这种偏移。
3.3 电流传感
3.3.1 变流器
正如我们在前面部分所见,使用 uc3855a/b 合成电感电流十分简单。只需要直接感应开关电流,并使用一个电流传感变压器便可极为有效地完成这一工作。在该功率级的阻性感应会带来过多的功耗。
在实施变流器时需要谨记几个问题。在数百千赫兹频率下,需要解决磁芯复位问题。功率因数校正电路中固有的高占空比增加了难度。除此以外,zvt 电路使感应/复位功能更为复杂。当 zvt 电路开启时,其电流从线路中流出。为了最小化线电流失真,应该对该电流进行测量。在变流器后面放置谐振电感,可以确保 zvt 电路电流能够被测量。类似地,当主开关关闭时,电流继续流入谐振电容器。然而,对这一电流进行测量是非常重要的,如果该电容器被连接至 mosfet 的漏极,且位于变流器下方,那么这一电流便耗掉了线路零相交上的最小复位时间,其占空比将接近 100%。图 7a 显示了这种结构。如果该变流器没有足够时间来进行复位,那么即使避免了完全饱和,但其也会开始饱和并降低精度,从而引起零交叉失真。图 7b 中显示了一个更好的结构。在这个电路中,当zvt 电路启动期间放电时,测量出电容器电流。由于这种情况发生在开关周期的开始阶段,因此变流器不会损失其任何复位时间。在变流器上方连接 cr 不会对 mosfet dv/dt 控制产生负面影响。由于该器件一直控制着平均电流,因此,不管电容器电流是否在开关周期开始时或开关周期结束时被测量出来都没有关系。
图 7 还显示,过滤功能被添加至该变流器次级,以减少噪声过滤。该滤波器的带宽应足够低,以在不影响开关电流波形的情况下减少开关噪声。
图 7 变流器感应
除了位置和复位问题以外,还必须考虑到实际变流器结构。使用专门针对 20khz 频率下而设计制造的变流器,在 100 khz 及更高开关频率下并不会有较好的性能表现。低频率设计一般均具有太多的漏极电感,以至于不能被用于高频率运行,并且会引起错误感应和/或噪声问题。
3.3.2 阻性感应
uc3855a/b 仍然可以有阻性感应。由于对电流误差放大器的两个输入端对用户而言均可使用,因此阻性感应实施起来比较容易。图 8 显示了一个典型结构。该电流误差放大器的共模范围为 −0.3v 到 5.0v。如果最大信号电平保持在 1v,那么 rimo 值同上面的计算值保持一致。这也允许阻性感应信号被馈送到 rsense 和 ri 结点的 ion 中,并被用于峰值限流。推荐使用一个消除栅极驱动电流影响的滤波器。我们建议,仍然连接 rvs 电阻器,并连接一个 cs 至接地的电阻器,以消除这些高阻抗节点中注入噪声的可能性。
图 8 阻性感应
3.4 电流误差放大器
电流误差放大器可以确保来自线路的输入电流遵循正弦曲线标准。放大器的正输入端为乘法器输出端。通过一个电阻器(通常与 rimo 的值一样),负输入端被连接至电流合成器 (cs) 的输出端。电流误差放大器的输出端在 pwm 比较器中被比作锯齿波,并且因此结束了占空比。在该线路的零交叉处,占空比为其最大值。由于该占空比将接近 100%,变流器的正确复位变得越来越困难。标准 pwm 控制器在振荡器放电期间结束占空比,但是,由于 zvt 运行,uc3855a/b 则可以按时达到100%。如果允许占空比接近100%,那么变流器便开始饱和,并使电流误差放大器认为正从该线路中流出的电流要比正被控制的电流要少。这样就使电流放大器补偿过度,从而引起零交叉上的线电流失真。另外,如果变流器饱和,那么就会丧失流限功能。由于这些原因,因此我们建议对电流放大器的输出端进行外部钳位控制,以限制最大占空比。图9显示了一个典型的钳位电路。
图 9a 中的钳位电路性能非常好(见表 1),但是,如果要求有更高的性能,或者要求其工作在一个宽线压范围内,那么可以使用图 9b 中的电路。该电路将钳位电压调节为与线路成反比例。
a 电流误差放大器钳位电路
b 具有输入电压补偿功能的钳位电路
图 9 钳位电路
设置钳位电压的程序非常简单。如果在首次启动期间电流放大器钳位便被设定为一个相对较低的值(≈4 v),那么该系统则可以运行,但带有过大的零交叉失真。一旦该系统处于工作状态,那么钳位电压在变流器没有饱和以前均可以增加,并且线电流具有一个可接受的 thd 水平。一旦钳位电压被设定,那么便可重复同其他器件运行。在用于通用线路运行及 500-w 输出的实验电路板中,单级钳位被设定为 5.6v(低线压、最大负载条件下),并且一个可接受的 thd 水平( 3.6.1 ovp/enable
uc3855a/b 将使能和 ovp 功能结合至一个引脚中。它需要一个最低 1.8v 的电压来运行该器件,如果低于该电压值,参考电压就会较低,同时振荡器被禁用。电压高于 7.5v 将中断对栅极的驱动。当出现过压条件时,应将电阻分压器调至 7.5v,这样才能保证以一个适宜的线电压进行启动。例如,如果将输出电压高于 450v 定义为过压条件,那么 vout 至 ovp 引脚之间的分压器的比例为 60:1。该分压器就能保证以 76 vrms (108 vpk) 的线电压进行启动。
3.6.2 电流限制
uc3855a/b 具有逐脉冲限流功能。乘法器功耗限制决定了线路上的最大平均功耗。但是,在瞬态或过载条件下,峰值电流限制功能是有必要的。通过感应开关电流并将该值馈入 ion,如果开关电流信号高于 1.5v(额定值),则可以在一个中断栅极驱动信号的限流比较器上实施这种功能。
3.7 软启动
为了确保一个稳定可控的启动,uc3855a/b 提供了软启动 (ss) 功能。ss 引脚为一个外部电容器提供了 15μa 的电源。该电容器限制了电压环路误差放大器的电源电压,从而有效地限制了放大器的输出电压,以及最大的期望输出电压。这样就能保证输出电压以一种可控的方式升压。
3.7.1 欠压锁定
uc3855a 的启动阈值为 15.5v(额定值),并带有 6v 的滞后,而 uc3855b 的启动阈值为10.5v,并带有 0.5v 的滞后。
4 曲型应用
为了能够说明设计程序,并突出需要定义的设计参数,设计了这样一个典型应用。该设计规范为:
vin=85-270 vac
vo=410 vdc
po (max)=500w
fs=250khz
eff >95%
pf > 0.993
thd < 12%
上面提到的那些规范给出了一个常见的通用输入电压以及中等功耗应用。由于软开关以及零电压转换,现在我们可以实现 250khz 的开关频率。pf 和 thd 的数量与 uc3855 可实现的线路校正相符合。 4.1 设计程序
该设计程序是对 [8] 所提出内容的总结。但是为了固定组件值和/或指定更多可选用部件,一些值已被更改。 4.2 功率级设计 4.2.1 电感设计
zvt 转换器中的功率级电感设计与传统升压转换器的设计一样。理想的开关纹波的数量决定了所需的感应,并且允许更多的纹波来减小电感值。低线路及最大负载情况下,峰值电流会出现比较糟糕的情况。峰值功耗为平均功耗的两倍,并且 vpk 为 vrms。为了能计算出输入电流,需假设功率为 95%。
电流纹波与峰值电流之间一个比较好的折衷方案是允许 20% 纹波达到平均比率。这也使峰值开关电流保持在 10 a以下。
重新调节升压转换器的转换比率,求出 d 的解,得出:
我们现在能计算出所需的电感。
4.2.2 输出电容器选择
输出电容值不但会影响保持时间,而且还会影响输出电压纹波。如果保持时间 (th)为主要的标准,则下面的方程式就给出了 co 的值:
在这个例子中,对保持时间和电容器尺寸进行了折衷,并选用了一个值为 440 μf 的电容器。该电容器库是由两个并联的 220μf、450vdc 电容器构成。
4.2.3 功率 mosfet 和二极管选择
所选用的主 mosfet 为 advanced power technology 公司推出的 apt5020bn(或同级别的产品)。该器件规格为 500v、23a,其 rds(on) 为 0.20ω (25℃)、coss » 500 pf、且采用 to-247 封装。一个 5.1ω 的电阻器与栅极串联放置,用来抑制启动时的寄生振荡,一个肖特基二极管及 2.7ω 的电阻与该电阻器并联放置以加速关闭。在 gtout 和接地之间也将放置一个肖特基二极管,以避免引脚被驱动至接地以下,同时该二极管的放置应尽可能的靠近该器件。
所选择的升压二极管为 international rectifier 公司推出的规格为 15-a、600v 的超速二极管 hfa15tb60(或同级别的产品)。试回想,一款采用了二极管软开关 zvt 优势的转换器。在配置了 zvt 的情况下,升压二极管对开关损耗的影响可以忽略不计,因此可以使用一个速度较慢的二极管。但是,在这个应用中,还是很有必要使用超速二极管。
根据二极管的恢复时间,确定 zvt 电感的尺寸,并且速度较慢的二极管需要配置一个更大的电感。这就要求一个相应更长的 qzvt 开启时间,增加了传导损耗。较大尺寸的电感还需要更长的放电时间。为了保证谐振电感能完全放电,主开关的最短启动时间应近似等于 zvt 电路启动时间。这就得出:
dmin 会影响不断运行的升压转换器的最小允许输出电压。zvt 电路的启动时间为一个稳定的 trr 功能,因此选择一个超快二极管使谐振电路损耗保持最小,并对输出电压产生最少的影响。由于对于大部分的谐振电路启动时间而言,有效系统占空比是主开关启动时间的主要功能,升压二极管正极的电压通过谐振电容器得到抑制。
这些考虑事项建议二极管的恢复时间应短于 75ns。该设计中的平均输出电流低于 1.2 a,峰值电流为 9.2a。二极管相关的传导损耗大约为 2.2 w。
当使用一个超速二极管时,二极管以极少的开关损耗模式运行。这就提升了整个系统的效率,并降低了二极管的峰值应力。
4.3 zvt 电路设计 4.3.1 谐振电感
zvt 电路设计简单易懂。该电路具有有源缓冲功能,例如,电感设计用于二极管的软关闭。选用的 zvt 电容器用于 mosfet 的软开关。
谐振电感为升压电感电流提供了一个预备电流通道,从而控制了二极管的 di/dt。当 zvt 开关开启时,输入电流从升压二极管转移至 zvt 电感。可以通过确定二极管关闭速度来计算出电感值。二极管的逆向恢复时间给出了其关闭时间。由于实际电路中的逆向恢复特性变化多样,以及各个厂商对逆向恢复的定义各异,因此很难计算出 lr 的准确值。电路环境对逆向恢复产生影响的例子就是谐振电容器正常的缓冲作用,该电容器限定了二极管正极的 dv/dt。一个较好的初步估测就是允许电感电流在三次二极管标准逆向恢复时间内缓慢升高至二极管电流。最大电感值的限制就是其对最小占空比的影响。正如二极管选择章节所述,l−c 时间常数对 dmin 产生影响,从而对 vo (min) 产生影响。将 lr 设计得过大也会增加 zvt mosfet 的传导时间,并增加谐振电路传导损耗。当减小了 lr 的值,会给二极管带来更强的逆向恢复电流,并且提高了通过电感和 zvt mosfet 的峰值电流。随着峰值电流增强,存储在电感中的能量也会增加(e = 1/2 x l xi2)。为了减少关闭时节点上的寄生振荡,该能量应保持在一个最小值。
从某种程度上来说,二极管的逆向恢复是其关闭 di/dt 的一个功能。如果假设有一个可控 di/dt,那么该二极管的逆向恢复时间可以近似估测为 60ns。如果电感将上升时间限制为 180ns (3 x trr),则可以计算出电感。
磁芯损耗以及由此导致的温度上升限制了电感的设计,但不会使磁通密度饱和。这是由于强 ac 电流分量和相对较高的运行频率。一个好的设计程序在 [10] 已作了描述,已超出本文的讨论范围。但是本文已提及到几个要点。磁芯应该为材质较好的高频率低损耗材料,例如有气隙的铁氧体,或铁镍钼磁粉芯 (mpp)。在这一应用中一般不宜使用铁粉磁芯。相对不是太贵的铁硅铝磁芯,尽管与 mpp 相比较,具有更高的损耗,但还是可以使用该材质磁芯。损耗较高的材料实际上易于抑制 zvt 开关关闭端的谐振。也可以通过将跨绕线电容保持至一个最小值的方式来优化电感绕组结构。这样就减少了关闭端的节点电容,同时也减少了所需的衰减量。可以通过分析由 lr 和 cr 组成的谐振电路,以及当电流流至 lin 时确定谐振循环开始的方式找出电感电流。
其中,
由此,峰值电流等于 iin 与输出电压除以谐振电路的特性阻抗的和。降低 lr,或者增加 cr 都会增加峰值电流。电感的设计是使用 magnetics 公司的 mpp core 55209,带有 33 个绕组,电感为 8μh。该电感应使用 litz 线或几股小磁线构建,从而将高频影响最小化。
4.3.2 谐振电容
谐振电容器的大小可以确保主开关的可控 dv/dt。高效谐振电容器的电容应为 mosfet 电容与外部节点电容之和。apt5020bn 的输出电容大约为 500 pf,同时在外部添加了 500 pf 的电容。该电容器限制了关闭端的 dv/dt,由此减小了密勒效应。另外,由于开关电流转向至电容器,这样也减少了关闭损耗。电容器必须为一个较好的高频电容器,同时也需要较低的 esr 和 esl。电容器应也能对关闭端相对较强的充电电流进行调控。两种比较好的材质为聚丙烯膜介质,或陶瓷材料。
将 l 和 c 合并可得出谐振 1/4 周期:
现在可以计算出谐振电流对输出电压的影响。试回想,为确保谐振电感在高线压情况下的放电:
对于一个升压转换器而言,则为:
将 (1) 代入 (2),求解 vo,从而得出:
可以代入先前确定的值求解方程式 (3),得出一个 405v 的最小输出电压值。这就要求 vo 的设计值为 410 v。
4.3.3 zvt 开关及整流器的选择
由于其漏-源电容的放电,因此 zvt 开关也会带来一个最小限度的开启损耗。但是,由于谐振电感限制了开启电流,因此 zvt 开关不会带来强电流和电压交迭。无论如何,开关都不会带来关闭及传导损耗。尽管峰值开关电流确实高于主开关电流,但是占空比较小,从而将传导损耗保持在一个较低的值。由于平均漏电流较低,因此 zvt 开关为一个或两个裸片尺寸的大小,且小于主开关。zvt 开关的开启时间为:
峰值 zvt 开关电流等于峰值 zvt 电感电流。通过假设出一个方波信号,可以得出开关 rms 电流一个相对保守的近似值。rms 电流近似值为:
这与最大负载和最大 zvt 开启时间下峰值大约为 14 a 的情况相符合,但是,rms 仅为 3.9 a。在这一应用中,比较合适的器件是 motorola mtp8n50e,这是一款 500v、8a、rds (on) 为 0.8ω 的器件。与 主mosfet 一起,将一个 5.1ω 的电阻器与栅极串联放置,从而抑制开启端的寄生振荡,同时将一个肖特基二极管和电阻器与该电阻器并联放置,从而加速关闭。在 zvtout 至接地端之间放置一个肖特基二极管,以防止引脚在低于接地时被驱动。该二极管的位置应尽可能的接近该器件。
zvt 电路所需的整流器也将流过一个相对较弱的 rms 电流。tzvt 到负载期间,二极管 d2 将返还存储于谐振电感中的能量。d2 应为一个超速恢复二极管,一般选用与 d1 速度相近的二极管。为 d2 所选用的二极管是 motorola murh860,这是一款 trr≈35 ns、600v 的器件。
当电感重置时,二极管 d3 阻止电流流经 qzvt 主体二极管。该二极管与 qzvt 一样,具有相同的峰值和 rms 电流。d3 应为一个快速恢复二极管,从而减弱来自谐振电感的 qzvt 的漏-源电容。当 zvt 开关关闭时,存储于 d3 正极节点电容量会与 zvt 电感发生谐振现象。将这一效应最小化会减少这一节点上所需的缓冲量。此处所选用的二极管为 mur460。这是一款 trr≈75ns、600v、4a 器件。
总而言之,zvt 电路中的两个二极管都有较低的 rms 电流。除了阻断电压(两种情况下都等于 vo),主要的选择标准为逆向恢复时间。选用具有快速恢复时间的器件将减少寄生振荡、降低损耗以及 emi。
4.3.4 zvt 缓冲电路
zvt 电路需要更多的方法来抑制在 zvt 电感电流降至 0 时就会发生的寄生振荡。图 10a 显示了没有经过适当抑制时 zvt 电感电流及二极管 d2 正极电压。该图表明当电感电流开始向输出端放电(qzvt 处于关闭状态)时,正极电压则处于 vout(由于 d2 正在进行传导)。当电感电流变为零,由于贯穿主开关体二极管电感的另一端被控制至 0 v,电压振铃为负。正极电压能轻易地出现负振荡,以将输出电压翻一倍。这就增加了二极管的反向电压力,为输出电压的三倍!将节点电容量维持在一个最小值,并使用快速恢复二极管,不但可以减少振铃,而且还可提升电路性能。
一些抑制振荡的方法已经在 [4,7] 中提出。在这一电路中研究了两种方法,即饱和电抗器和电阻性阻尼。从接地到 d2 正极之间通过一个二极管连接一个 51ω、10w 无电感电阻。饱和电抗器与谐振电感串联放置,并利用一个缠有 8 圈绕组的toshiba 饱和磁芯 sa 14 x 8 x 4.5 进行实施。电阻性阻尼方法可以防止节点发生振荡。但是,当 d1 在进行传导时,这并不能阻止电流流入 d2(这是由于当 qmain 关闭时,dv/dt 会贯穿 lr)。如果这个时候电流流经 d2,那么当 qzvt 开启时,d2 就会流过逆向恢复电流。由于其自身的高阻抗,饱和电抗器能阻止该电流。ls 也能阻止来自节点电容的 lr,这就防止了节点发生振荡。
在没有电阻性阻尼的情况下,饱和电抗器能运行完好,而这也是该项设计中所选用的方法。饱和电抗器如果能有效的对电路进行减振,那么就可以免去电阻性阻尼的安装。但是,由于设计出来的 ls 是用来饱和每一个开关循环,所以磁芯损耗很大一部分取决于材质,同时该损耗能引起磁芯温度上升过高。在这一电路中,磁芯降温处理是必需的。通过使用一个更大的 ms 18 x 12 x 4.5,尝试了另一个可选设计,该 ms 运行时温度更低,尽管它也需要进行降温处理。对该电路的优化处理能有效地减少 zvt 电路中的损耗。在该设计中,阻尼网络损耗大约为 2w。图 10b 显示了使用 ls 对节点进行阻尼的相同电路的情况。
图 11 zvt 振铃波形
4.3.5 zvs 电路
接下来我们将选择 zvs 电路组件。在该示例中,使用了一个 1kω 的电阻器来阻止 zvs 引脚的运行。所选用的电容器为 500 pf。这一组合要求大约 200ns 的时间来完成充电至 2.5v 阈值。
4.4 振荡器频率
计算 ct 值:
4.5 乘法器/分压器电路
计算 vrms 电阻分压器值:
在低线压条件下 (85 vrms),将 vrms 设置为 1.5v
如果确定了其中一个电阻器(因为此处有两个方程式,三个未知量),就可求解电压分压器。假设分压器中值较低的电阻器为 18 kω,则:
rtotal=18kω×51=918 kω
设置 r10=120 kω,得出:
r9=918kω-120kω-18 kω=780kω
r9 被分成 2 个电阻器(每一个为 390 kω),以降低其电压应力。
计算出电容值,将滤波器极置于 18hz,则:
其中:req=r9ii(r10+r11)=117kω
为了在不降低系统性能的情况下合并电容值,可以将 c4 选择为 0.1μf。
计算 iac 电阻值:
在高线压情况下,将 iiac 设置为 500μa。
将 2 个 390kω 电阻器串联,以降低电压应力。
4.5.1 rimo 的计算
在低线压条件下,iiac=156μa 且乘法器输出应等于 1v。低线压与最大负载情况下,vea 为其最大值 6v,因此使用乘法器输出方程式:
一个 1000pf 的电容器与 rimo 并联放置,以实现噪声过滤。由于 rimo 两端的电压为乘法器输出,且为电流误差放大器的参考电压,因此 rc 极点频率应设置为高于 120hz 的乘法器信号。 4.6 电流合成器
首先,应为变流器选择一个匝比。变流器是设计用来在峰值输入电流情况下产生 1v 的电压。在达到电流极限跳变点 (1.4v) 之前,这样就能容许足够的裕度。如果 ipk为 9.5a,那么比较合适的匝比为 50:1。这一匝比使感应网络损耗低于 150 mw,并且允许使用一个 1/4w 的电阻器。对检测电阻器求解,得出:
在前面的电流合成器章节中提到 rvs 等于 22 kω。现在就可以计算出电流合成器的电容:
4.7 控制环路设计 4.7.1 小信号模型
zvt pfc 升压转换器的小信号模型与标准的 pfc 升压转换器模型相似。在大多数开关循环情况下,两种转换器运作基本一样,但是在开关瞬态时,两者略有不同。这就使得控制环路的设计应按照 [9] 中概述的标准技术进行。
4.7.2 电流环路设计
可在 [5、9、11] 中找到较好的电流环路设计参考方案。平均电流模式控制环路的设计以交叉频率的选用开始。在这一示例中开关频率为 250 khz,因此单位增益交叉频率可以选择为 40 khz(开关频率的 1/6)。但是,在该电路中,所选用的交叉频率为 10 khz。由于电流环路主要用于跟踪线电流,因此对于该应用而言,一个 10 khz 的带宽就足够了。
一旦确定了交叉频率 (fc),接下来要做的就是计算出功率级的增益。包括电流感应网络在内的功率级的小信号模型已在下面给出。该模型不包括开关频率为一半 [12] 情况下的采样结果,但却是一个在相关频率下较好的近似值。
uc3855a/b 的振荡器斜坡为 5.2 vpp (vse)。术语 rsense 是指实际输入电流到感应电流的衰减(即,其包括变流器的匝比)。使用前面所确定的分量值并求出功率级增益在 fc 时的解,可得出 10 khz 下的增益为 0.63。为了在 fc 时得到一个的值为 1 的增益,误差放大器必须在 10 khz 时具有一个 1/0.63 的增益。图 12a 显示了误差放大器,其频率响应如图 12b 所示。电阻器 ri 等于 3.3 kω,因此所选用的反馈电阻器为 5.6kω。在交叉频率下放置一个零点,从而得到一个 45 度的相位裕度。为了减少开关噪声,应在一半开关频率的放置一个极点。下面对设计步骤作了总结。
图 12 电流误差放大器示意图
4.7.3 电压环路设计
电压环路的设计应遵循 [5] 中给出的步骤。第一步是确定输出电容器上的纹波量。
为了满足 3% 的 thd 规范,由于馈通至电压误差放大器的输出纹波电压产生的失真极限为 0.75%,这就允许乘法器的失真为 1.5%,其他失真为 0.75%。误差放大器上一个 1.5% 的二阶谐波将会导致输入端上的 0.75% 的三阶谐波失真。在满负载情况下,所允许的峰值误差放大器纹波电压为:
120 hz 时误差放大器增益为所容许的误差放大器纹波电压除以输出纹波电压,或为 0.009 (−41 db)。所选用的误差放大器输入电阻为 1.36 mω,以来保持较低的功耗,并容许一个较小的补偿电容值。使用两个值为 681-kω 的串联电阻器来减少电压应力。图 13 为电压误差放大器示意图,该放大器的增益为 120-hz,由 cf 和 ri 积分函数确定。该网络具有一个单极角色完成 (role off),并可以轻易的找到电容值,以给出在 120 hz 时所需的增益。
图 13 电压误差放大器
现在可以计算出交叉频率,从而确认在交叉频率下放置了一个电极(由于 cf 和 rf的合并),以提供足够的相位裕度。由于功率级随着与其关联的 90 度相位滞后有一个单极响应,因此极点的放置决定了相位裕度的大小。如果在交叉频率下放置误差放大器极点,那么环路的总体增益具有一个 45 度的相位裕度。功率级增益可由下式得出:
电压环路增益 (tv) 为功率级增益和误差放大器增益的乘积。为了得出交叉频率,应对 f 求解,并设为 1。
误差放大器增益为:
那么交叉频率大约为 11 hz,从而可以计算出电阻 rf,以在 f 上放置极点。
最后,电阻器 rd (10 kω) 将 dc 输出电压设置为 410 v。
4.8 ovp/enable
输出电压高于 450 v 则被定义为过压状态。为了避免出现 ovp,450v 情况下的比较器所需的分压器为:
将分压器中的下层电阻器设定为 33 kω,顶层的电阻器则为 2 mω,两个 1mω 的电阻器串联放置,以降低电压应力。一个 10nf 的电容器与 33kω 的电阻器并联放置,以进行噪声过滤。
借助该分压器,转换器在 76 vrms 时开始启动,这就实现了在大大低于低线压情况下的启动。
5 实验结果
示例转换器是构建用来展示电路性能的。该电路性能良好,并在全线压和负载范围内进行了测试。
图 14 显示了 zvt 与一个传统的升压转换器的效率数据,其是通过简单移除一些 zvt 组件得到的。为了稳定功率半导体的温度,传统电路需要一个风扇进行降温。从该数据中可以看出,低线压情况下,zvt 电路比传统转换器更具优势。在更高线电压情况下,直到两个功率级达到高线压时,优势才有所减少。这与其他报告数据 [4、13] 相吻合,也是可以理解的。在低线压情况下,更高的输入电流会导致传统转换器中更多的开关损耗,而 zvt 转换器的开关损耗并不会增加(低线压情况下两种转换器的传导损耗均会增加)。
图 14 效率数据
图 15 显示了 zvt 和主开关栅极驱动,以及主开关漏-源电压。zvt 栅极驱动在主开关之前走高,同时主开关开启前将漏极电压驱动至零。此外,还应该注意到,漏-源电压波形图非常清晰,没有过冲或振铃,这就减少了器件上的 emi 和电压应力。图 16 显示了 zvt 电路波形图。顶层迹线显示了 lr 中的电流。该波形得到很好的抑制,峰值电流大约为 6a。图 17 显示了电流合成器波形图。顶层波形图为再现 ci 波形图,底层的波形图为电感电流。两个波形图显示出较好的一致性。再现图与实际波形图之间的任何误差在高线压情况下都为最大,并且一般都是由合成器电路中一些微小的失调电压误差引起的。
图 15 zvt 波形
图 16 功率级波形
图 17 电流合成器波形
图18显示了低线压及最大负载情况下的输入线路电流。thd 和功率因数都处于容许极限内。表 1 给出了带有单个极点电流误差放大器钳位电路的几种线压及负载情况下的 thd 和功率因数 (pf) 测量方法。表 2 显示了带有图 9b 中所示的两级钳位电路的 thd 和 pf。
图 18 线路电流
表 1 thd 和 pf与单级误差放大器钳位电路线路的对应关系
线路 (vac)
thd 百分比
pf
100
6.3
0.998
120
4.5
0.999
200
8.9
0.996
230
10
0.995
表 2 thd 和 pf与两级误差放大器钳位电路线路的对应关系
线路 (vac)
thd 百分比
pf
100
4.95
0.999
120
5.30
0.998
200
5.45
0.998
230
5.83
0.998
表 3 功率级厂商
l1、l2
magnetics、butler、pa (412) 282−8282
尖峰抑制器
toshiba、westboro、ma (508) 836−3939
qmain
apt、bend、or (503) 382−8028
d1
international rectifier、el segundo、ca (310) 322−3331
qzvt、d2、d3、d4
motorola、phoenix、az (602) 244−3550
图 19 uc3855a/b 的典型应用
特斯拉Roadster2加速1.9秒可续航1000公里,背后却是悲剧
自动驾驶汽车的评级
利用TI的片上互联网可为任何设备增添Wi-Fi功能
中国移动预测到2020年全球物联网市场规模将达8300亿美元
无线同屏器的功能大剧透 无线同屏器知识简介
UC3855A/UC3855B高性能功率因数预调节器
Xilinx SDSoC支持16nm ZynqUltrascale+ MPSoC软件定义编程
浪潮信息以AI技术成功获得7项MLPerfTMAI训练冠军
AR和3D传感将是一个很大的催化剂 奇景光电2018年或迎来腾飞
小熊派携手意法半导体,发布基于OpenHarmony的折叠屏开发板
分布式中灰度方案就该这样设计
街机游戏《街头霸王 3》中进行模拟来训练改进强化学习算法的工具包
工信部、国家广播电视总局印发《超高清视频标准体系建设指南(2020版)》
移动电话机用电池充电器的技术性能及选购技巧
R型隔离变压器和控制变压器他们的不同在于?
华虹半导体在港交所发布公告
逆势增长 智能终端刺激中国MEMS市场需求
航天器低频电缆网的导线/电缆线的功能和选择
汽车电子中QT CAN总线的检测方法介绍
51晶振为什么是11.0592