在niosⅱ系统的构建过程中,sopcbuilder开发环境集成了许多常用类型的设备模型,供开发者调用。在日新月异的嵌入式系统设计中开发环境所集成的接口设备是非常有限的,有时无法满足开发者的需要,sopcbuilder开发工具允许用户依据规则扩展自己的所需设备,完成系统的设计和开发,开发者按照avalon总线规范将设备驱动程序集成到sopcbuilder的硬件抽象层(hal)中,在sopcbuilder环境下加载使用,方便了用户开发一个自定制的片上系统。本文通过在niosⅱ嵌入式系统内部集成了基于avalon总线的脉冲宽度调制(pwm)从外设,介绍了自定制avalon设备的过程。将其应用在嵌入式智能小车监控系统,为采用niosii处理器的开发者提供了一些方法和建议。
1、定制基于avalon总线的用户外设介绍
niosⅱ的avalon总线不同于其他微处理器的固定外设,niosⅱ的外设是可以任意定制的,这使得用户可以根据具体的应用需求而定制。所有的niosⅱ系统外设都是通过avalon总线与niosⅱ软核相连,从而进行数据交换。因此对于用户定义的外设必须遵从该总线协议才可与niosⅱ之间建立联系。
avalon信号接口定义了一组信号类型片选、读使能、写使能、地址、数据等,用于描述主从外设上基于地址的读写接口。外设使用准确的信号与其内核逻辑进行接口,并删除会增加不必要开销的信号。
在niosⅱ系统中一个自定义设备由如下几部分组成:
(1)硬件文件:用hdl语言编写的描述自定义设备元件逻辑的硬件描述文件。
(2)软件文件:用c语言编写的设备寄存器文件以及设备的驱动程序文件。
(3)设备描述文件(ptf):本文件描述了设备的结构,包含sopcbuilder配置以及将其集成到系统中时所需要的信息。本文件由sopcbuilder根据硬件文件以及软件文件自动生成。
2、基于niosⅱ系统的pwm设计
pwm是利用数字输出来对模拟电路进行控制的一种非常有效的技术,广泛应用于从测量、通信到功率控制与变换的许多领域中。实际上pwm是一种对模拟信号电平进行数字编码的方法,通过高分辨率计数器的使用,方波的占空比被调制用来对一个具体模拟信号的电平进行编码。pwm信号仍然是数字的,因为在给定的任何时刻,满幅值的直流供电或者完全有,或者完全无。电压或电流源是以一种通或断的重复脉冲序列被加到模拟负载上。通即是直流供电被加到负载上,断即是供电被断开。只要带宽足够,任何模拟值都可以使用pwm进行编码。
2.1硬件设计
硬件文件指的是hdl文件,由以下几个模块组成:
逻辑模块:描述设备的逻辑功能;
寄存器映射模块:为内部逻辑模块和avalon总线提供了通信接口;
avalon总线接口模块:使avalon总线访问寄存器从而完成相应的逻辑功能。
2.1.1逻辑结构
对于自定义的pwm也是由以上几部分模块组成。pwm按照以下要求设计:
(1)任务逻辑按一个简单时钟进行同步操作。
(2)任务逻辑使用32位计数器为pwm提供一个一定范围的周期和占空比,最大周期可设为232个clk。
(3)可以使用微控制器来设置pwm的周期和占空比的值,因此要提供一个可对寄存器进行读写的接口和控制逻辑。
(4)定义寄存器来存储pwm周期和占空比的值。
(5)微控制器可以通过控制寄存器的禁止位关闭pwm输出。
pwm任务逻辑的结构图如图1所示。
pwm任务逻辑由输入时钟(clock)、输出信号端口(pwm_out)、使能位、32位计数器以及一个32位比较电路组成。clk作为32位计数器的时钟信号,32路比较电路比较32位计数器的当前值与占空比设定寄存器(dutycyclevalueregister)中的值来决定pwm_out的输出为高或低。当当前计数器中的值小于或等于占空比寄存器中的值时,pwm_out输出低电平,否则输出高电平。pwm周期设定寄存器(modulo_nvalueregister)用来设置pwm_out的信号周期,当当前计数器的值等于周期设定寄存器中的设定时,产生一个复位信号来清除计数器中的值。使能控制寄存器(enablecontrolregister)能使时钟信号有效或无效,即控制计数器是否计数,从而保持pwm_out输出保持当前不变。
pwm内部包括使能控制寄存器(enablecontrolregister)、周期设定寄存器(modulo_nvalueregister)以及占空比设定寄存器(dutycyclevalueregister),如图1所示。设计中将各寄存器映射成avalon从端口地址空间内一个单独的偏移地址。每个寄存器都能进行读/写访问,软件可以读回寄存器中的当前值。表1是pwm寄存器以及偏移地址列表。
pwm的avalon接口需要一个简单的从端口,该端口使用avalon总线信号完成寄存器的读/写传输。pwm与avalon总线接口所需的信号如表2所示。
2.1.2硬件设计文件与仿真
pwm硬件设计文件包含表3所示的三个verilog编写的hdl文件。
pwm_task_logic.v完成pwm的逻辑功能,图2是此文件在quartusⅱ环境下的仿真波形。
图2中:clock_divide信号设定pwm输出周期的时钟数,dutv_cycle信号设定一个周期内pwm输出低电平的时钟个数,两个信号设定值决定pwm信号的占空比和周期。
2.2软件设计
如果要使nios软核能够访问自定义的设备,就必须根据先前的硬件设计按照硬件提取层的文件结构编写设备驱动程序。以pwm为例说明hal的文件结构,如表4所示。
2.3将pwm设计封装为sopcbuilder元件
当硬件文件和软件文件都已建立好后,便可以通过sopcbuilder中带有的设备编辑器将自定义设备封装到开发环境内部,在构建niosⅱ系统时可以对其直接调用。在sopcbuilder中单击creatnewcomponent,创建新元件向导添加hdl文件、设置信号和接口添加软件,最终生成包含描述文件、用户存放硬件描述文件的文件夹以及用来包含hal软件文件的hal文件夹。
2.4构建nios系统
构建好的内核文件在quartusⅱ中编译,生成pof配置文件下载到e2prom芯片中,接下来就可以使用nioside开发环境编辑用户程序,以及通过jtagblaster或者usbblaster在目标板上对应用程序进行调试。
3、自定制外设pwm在嵌入式智能小车监控系统中的应用
智能小车监控系统设计应用周立功公司smartsopc核心板,fpga为altera公司的eplc12,niosⅱ处理器作为嵌入式cpu,机器人车电机共有两个,左轮电机和右轮电机。该部分包括电机驱动电路和电机控制电路,即左电机的驱动与控制以及右电机的驱动与控制。驱动电路采用ctmicroelectronics公司的大功率直流电机驱动芯片l289,调速控制采用pwm来控制汽车的前进速度,由fpga写入控制字,可得到不同占空比的pwm驱动信号,此pwm信号送人电机驱动芯片的控制端来调节速度。调用电机驱动程序,改变pwm占空比,输出pwm波,实现电机的速度控制。用pwm信号控制直流电动机速度,频率较低时,电动机不会稳定运转,频率较高时,pwm信号的驱动效率降低。经过多次实际电路的测试,调试结果显示当频率在500~1000hz时,效果较好。部分c语言控制代码如下:
4、结语
niosⅱ嵌入式处理器是用户可配制的通用risc嵌入式处理器,是一个非常灵活和强大的处理器。基于此种技术的嵌入式系统设计可以方便地将一般设备和自定义设备模块集成到系统中,丰富了接口资源,从而能使用户快速地开发一个自定制片上系统,提高了效率,缩短了开发周期。本文通过自定制pwm外围设备的方法,并通过硬件测试证明了方案的可行性和正确性,希望能够为采用niosⅱ处理器的开发人员提供一些方法和建议。
红米被它打败,3G+32G+18W快充,魅蓝5s光芒四射
在中国!全球首创智能电网特高压输电用1660/95大截面复合芯导线
什么是ATM网络,ATM技术有什么作用?
超宽带无线通信技术和应用领域
变电站远程监控维护,工程师不用出差跑断腿
基于Avalon总线的PWM外设实现NiosⅡ嵌入式处理器的设计
模具型芯的数控加工工艺分析
OPPO Reno2的亮点不仅是相机
7nm锐龙线程撕裂者性能强大,且带火单条32GB内存
媒体播放器能放dvd吗
一辈子都无需充电的智能手表:你只需把它戴上即可
深圳第六届中国教育后勤展,盛思达期待您的莅临!
如何实现一个malloc
特斯拉新一代锂电池“2170”量产 关于更多细节呢?
高智能食品安全检测仪的用途都有哪些
中国5G产业的发展动向备受关注
电磁兼容中3米暗室、10米暗室和屏蔽室介绍
静态时序的分析原理及详细过程
IoT世代的工程师必须知道的四大行业趋势!
电池智能制造实现的路径