一个DSP怪物的演化:具有大量DSP的UltraScale+ 和UItraScale全可编程器件

作者:steve leibson, 赛灵思战略营销与业务规划总监
采用16nm工艺的virtex ultrascale+全可编程器件的最多dsp数量是11904dsp48e2 slices。那是一个很大很大的数目。它已经大到足以让我好好地回顾赛灵思全可编程器件里dsp资源的演化。毕竟11904个dsp slices是一个巨大的数目,但是这个数目与前一代fpga相比如何呢?回到virtex-4器件的那段时间,我对网上的数据表和产品表做了一些研究。dspslices的迅速增加清楚的表明了为什么fpgas已经几乎接管了dsp的繁重任务。传统的dsp处理器根本没有办法集合赛灵思fpga的大量并行dsp slices的macs。
回到virtex-4代fpga,下面是赛灵思高端和中档器件的数目:
下图是更为直观倾向的数据图表:
注意,virtex-4一代的器件的生成和制造是采用90nm ic工艺技术,ultrascale+一代采用的是16nm finfet工艺——两者之间是6代的跨度。当然,这种简单的分析没有考虑dsp48 slices随着时间推移的演变和改进,它仅仅是一个简单的数值计数。
我没有包含赛灵思的低端设备的数据(spartan-6 和 artix-7)但是如果你需要大量的dsp ,28nmartix-7系列的740 dsp slices表现出了相当强大的dsp运算资源相比于最好高端virtex-4代dsp最大数目提升了近50%性能(由于从90nm到28nm的处理技术的增强,其增加了速度提升,以及扩展的乘法器大大增强了dsp48的设计)。
原文链接:
? copyright 2014 xilinx inc
如需转载,请注明出处

新能源汽车连接器现有技术有哪些
LG将首发支持3D应用的Google TV
“数字孪生”十问十答
RFID工具管理系统的主要功能及应用场合
配线箱如何接线、导线如何选
一个DSP怪物的演化:具有大量DSP的UltraScale+ 和UItraScale全可编程器件
无锡高新区与韩国SK海力士签署合作协议
热仿真优化高性能系统中的冷却
零线和火线接反会有什么后果
NFC论坛与USI合作推动手写笔无线充电方案发展
win7支持Chrome浏览器竟延长6个月
led屏和原装屏的区别
国产半导体设备的四个思考
一文带你了解 DAC
干簧管电路的工作原理
改进仿人智能积分控制算法的仿真及应用研究
5G的到来会给我们的生活带来什么新变化
SF6密度继电器校验仪
TPT 17全新升级——轻松测试,悦享驾驶
”那一年,马云被称为“到处推销中国黄页的骗子”