什么是 DDR5?SDRAM 技术发展历程

什么是 ddr5?
打开百度百科,你会发现对于 ddr5 的描述十分“简陋”:“ddr5 是一种计算机内存规格”。这种定义没问题,却不具体,下面一起来深入了解一下吧。
ddr5 是第五代 ddr sdram 的简称,ddr sdram 是英文 double data rate sdram 的缩写,中文译为双倍速率 sdram,而 sdram 又是 synchronous dynamic random access memory 的缩写,译为同步动态随机存取存储器,同步对象是系统时钟频率。因此,组起来讲,ddr5 就是第五代双倍速率同步动态随机存取存储器的意思。
图源:andy lock
从字面上也不难发现 ddr5 与 sdram 是有血缘关系的,没错,准确的说 ddr5 是 sdram 的改进版第五代子嗣,而 ddr 的作用除了暂存 cpu 运算数据之外,还肩担着与硬盘等外部存储器交换数据的使命,因此不仅需要满足高速读写的要求,还需要拥有无限次读写的功能,当然了,无限次是个理论值,受限于材料等因素的影响,其寿命通常为十年以上。
sdram 技术发展历程
在讲 sdram 发展史之前先普及一个分类概念,从 ram 说起,ram(random access memory)即随机存储器可分为两类,一类是动态随机存储器(dynamic ram,dram),另一类是静态随机存储器(static ram,sram)。由于 dram 具有结构简单、高集成度、低功耗、低制造成本等优点,被大量地应用在计算机内存中。
同样的,dram 又可根据工作原理中是否与系统时钟同步,分为同步动态随机存取存储器 sdram 和异步动态随机存取存储器 edo dram。
其实,在 edo dram 之前还出现了一种优于 dram 的 486 年代“新形式”,现在早已淡出人们的视野,它就是快速页面模式的动态随机存取存储器(fast page mode dram,fpm dram),配置基本是 30 线 /72 线、5v 电压、带宽 32bit、基本速度 60ns 以上,典型时序是 6-3-3-3。
按照逻辑,我下面要说的就是edo dram了。在上世纪九十年代出现的 586 电脑大家还记得不?就是后来被称为“奔腾”的那个,当时的 8m 内存配备的就是 72 线的 edo dram,屏幕马赛克是如此地清晰可见。不过它也不是没有优点,在 fpm dram 的对比之下,edo dram 的性能提升了 20%~40%,这得益于它的工作机制,即在输出一组数据时,同时进行下一组数据的预处理,也就是所谓的预处理机制。
再后来,就有了 sdram,对比前面的产品,无论从尺寸还是频率上,都有了质的飞跃,sdram 的历史从此开启。截至 2020 年初,sdram 大体上经历了 5 个主流发展阶段:sdram、ddr、ddr2、ddr3、ddr4、ddr5,而目前市场上大量使用的还是 ddr4,伴随着少量样片的面世,ddr5 的最终国际标准还在进一步制定之中。
内存的发展很大程度上是与 cpu 处理器捆绑式进步的,下面我们一代一代来理一下:
sdram
图源:sohu
随着英特尔赛扬处理器和 amd k6 处理器以及相关的主板芯片组的推出,edo dram 的性能已经无法满足其需求,而得益于输入输出信号与系统外频同步的特性,以及存 64bit 的总线宽度正好和处理器的数据总线宽度对应所产生的便捷性,使得 sdram 很快取代了 edo dram。值得一提的是,在这个迭代时期,由于英特尔和 amd 的频率之争,cpu 处理器的外部总线频率迅速从 100mhz 上升为 133mhz,内存规范也跟着从 pc66 发展到 pc100、pciii、pc133 以及不太成功的 pc600、pc700 和 pc800。
ddr
图源:ssyer
2000 年,在没有大幅增加生产成本的基础上(据悉,大概为 1.3 倍左右),ddr sdram(以下简称“ddr”)的速度是 sdram 的 2 倍,也就是双倍速率 sdram,ddr 之名由此得来。而为何 ddr 可以实现双倍速率呢?这是因为,ddr 采用了 dll 延时锁定回路技术和一个数据滤波信号,使 ddr 控制器可进行有效、精确的数据定位。简单来说就是,ddr 在时钟的上升沿和下降沿都能够进行读数据,因此才能进行双倍速率工作。此外,由于 ddr 采用了的 sstl2 标准的 2,5v 电压,低于 sdram 的 lvttl 标准下的 3.3v 电压,因此功耗更低。
当然,技术之外,规范先行。这个时期内存规范从 pc133 发展到了支持 266mhz 带宽的 pc266、ddr333、ddr400 和用于超频方案的 ddr533 规范。
ddr2
图源:pconline
随着 cpu 处理器前端总线带宽的不断提高和高速率局部总线的出现,ddr 的性能成了制约处理器性能的锁喉技术,因此 2003 年英特尔公布了 ddr2 sdram(以下简称“ddr2”)的开发计划。
相比于 ddr,ddr2 的最大亮点是降低了功耗,这得益于工作电压的降低,即从 2.5v 下降到 1.8v,同时提升了工作频率。要问提升了多少?ddr2 的工作频率大概是 ddr 的两倍,因为 ddr2 的预读取能力是 4bit,而 ddr 的存预读取能力是 2bit,也就是 2 倍的关系,这使得 ddr2 突破了 ddr 内存的 400mhz 的限制。其次,ddr2 采用了内外时钟不同的机制,具体来说内部时钟是外部时钟的 1/2,而 ddr 内外是相同的,这也解释了 ddr2 内存拥有 400、533、667mhz 等不同时钟频率,容量密度为 512mb 的原因。最后一点要说的就是 ddr2 舍弃了 tsop,开启了内存 fbga 封装之门,减少了寄生电容和阻抗匹配问题,增加了稳定性。
ddr3
图源:摄图网
2007 年,jedec 协会正式推出 ddr3 sdram(以下简称“ddr3”)规范,ddr3 开始走向舞台。
相比于 ddr2,得益于生产工艺的精进,ddr3 的工作电压从 1.8v 降到 1.5v 和 1.35v(ddr3l),进一步降低了功耗,减少了发热量,并采用了根据温度自动自刷新、局部自刷新等功能,在一定程度弥补了 ddr3 延迟时间较长的缺点。同时,ddr3 的速度从 800mhz 起跳,最高可以达到 1600mhz,几乎是 ddr2 的 2 倍速。这是怎么实现的呢?因为 ddr3 可以在 1 个时钟周期输出 8bit 的数据,而 ddr2 是 4bit,因此其单位时间内的数据传输量是 ddr2 的 2 倍。此外 ddr3 的预读取能力为 8bit,是 ddr2 的 2 倍,使得 ddr3 的内核工作频率仅有外部频率的 1/8。
ddr4
图源:摄图网
2014 年底,起跳频率为 2133mhz 的 ddr4 内存产品纷纷上市,这标志着 ddr4 时代的到来,截至今天,ddr4 仍旧占领着市场主流地位。
与 ddr3 相比,功耗方面,ddr4 的工作电压从 1.5v 降到 1.2v 和 1.05v(ddr4l),这意味着更省电,发热量更小了。速度方面,从 2133mhz 起跳,最高速度可达 4266mhz,接近 ddr3 的三倍。这是如何达到的呢?首先来讲讲传输机制,ddr4 除了可支持传统 se 信号外,还引入了差分信号技术,换句话说,这是进化到了双向传输机制阶段;其次,ddr4 采用了点对点的设计,简化了内存模块的设计,更容易实现高频化;最后,ddr4 在采用了三维堆叠封装技术,增大了单位芯片的容量的同时,还采用了温度补偿自刷新、温度补偿自动刷新和数据总线倒置技术,在降低功耗方面起到了很好的效果。
ddr5
图源:anandtech
英特尔和 amd 的核战争越演愈烈,现在的台式机开始 6 核起跳,可以预见,马上内存的性能又将成为新的瓶颈。因此 jedec 协会早在 2017 年就开始和各大 sdram 厂商协作,着手起草 ddr5 标准,2018 年公布了 ddr5 技术规范草案,2019 年 2 月 19 日,jedec 又公布了 lpddr5 的更新标准,不过至今还未推出正式版本。因此“ddr5 为何迟迟不普及?”的声音越来越多,这个我会在下面的章节中给大家解释的。我们现在还是先从技术的角度来看看 ddr5 到底有何不同?
ddr5 有什么技术新特性?
容量更大、速率更高、新功能、新特性的出现是 ddr5 sdram(以下简称“ddr5”)有别于 ddr4 最明显的进步。
图源:美光
表征篇
根据 jedec 推出的草案,容量方面,单颗 ddr5 的容量从 8gb 到 64gb;速率方面,ddr5 从 3.2gbps 起跳,到 6.6gbps,最高可扩展到 8.4gbps,预取数据能力从 ddr4 的 8n 上升为 16n,突发数据长度变为 16;功耗方面,ddr5 的工作电压从 ddr4 的 1.2v 降低为 1.1v;此外,功能方面,ddr5 除了沿袭了激活、读写、预充电、刷新、自刷新、节电模式、zq 校准等基本功能外,还增加了不少新功能,或者说是新特性,这也是本章节中重点想要描述的。话不多说,跟着与非网盘起来:
技术分析篇
图源:ssyer
命令和地址信号共用 ca 总线
ddr5 是内存技术史上第一次将命令和地址信号合成一条 ca 总线,对比 ddr4 及以前的内存产品中命令和地址信号管脚的各自独立特性,ddr5 的解析方式有很大的区别。具体来说,ddr4 及以前的内存产品在工作时,在片选信号有效的前提下,上升沿来临时,dram 命令接收器将采样所有命令信号,来解析当前的命令,并根据需要采样地址信号来获取地址信息,这意味着所有操作可以在一个时钟周期完成。而 ddr5 由于采用了 ca 总线,很多命令需要两个时钟周期才能完成,及在第一个上升沿来临之时,先采样 ca 信号来解析命令,再在第二个上升沿来临之时,采样另一个 ca 信号来解析地址。
从表面上看,似乎这波操作是增加了解析的复杂性,说实在的,这也算是无奈之举。由于容量和速率的提高,地址信号数量也会增加,这个不难理解,就像工人多了,总要多提供几个宿舍一样。当然,还不止于此,你还要给工人提供更多的生活保障,映射到内存中来,考虑到高速传输的要求,ddr5 的内存模组中金手指的数量也会跟着 vdd 管脚的增加而增多,来满足最短电流返回路径的要求。大家试想一下,金手指一增多,是不是尺寸就要增加?这又违背了电子产品小型化的趋势定理,因此无奈之下选择了 ca 总线。于是原来的 300 多个金手指管脚需求一下缩减到了 14 个 ca 管脚,从此就可以很任性地与 ddr4 保持管脚数量和焊球数一致了。
2n 模式
什么是 2n 模式?不要想复杂了,其实就是为了匹配上面所说的需要连续两个周期才能完成的命令输入方式,因此采用 2n 模式控制位来确定具体的 ca 总线采样间隔。
增加判决反馈均衡器 dfe
为何要在 dq 接收器中引入判决反馈均衡器 dfe?我们要牢记,只有出了问题才会要去解决问题,而在解决问题的过程中往往需要做一些增加、减少的变动。这里也不例外,当数据速率超过 3.2gbps 后,码间串扰 isi 就会加剧,信噪比的降低可能会导致 dram 焊球处的眼图完全闭合。而 ddr5 的最高数据速率可达 8.4gbps,因此必须采取某种手段来解决这个问题,目前采用的方式就是增加某种均衡器来改善该眼图,比如 ddr5 规范草案中提出的由 1 个增益放大器、1 个 dfe 加法器、4 个 dq slicer 和 1 个参数乘法器构成的四抽头 dfe。
低功耗
功耗一直是内存的性能重点,谁想要花钱买一个“热得快”啊。对于 ddr5 来说,它沿袭了很多 lpddr4 的特性,比如将模式寄存器扩展到 256 个,增加模式寄存器读命令 mrr 和多用途命令 mpc,从而实现接口初始化、训练(划重点:读训练、读先导训练、ca 训练、片选训练、写训练 和 vrefca 训练)、周期性校准等功能。
环回模式
同样是高速率惹的祸,才促使了环回模式的诞生,那为何不在功耗之前讲呢?这是由于环回模式主要应用于测试中,用来测试误码率,从而来判别接收器的性能好坏。学过软件的小伙伴都知道我们通常采用写 -》读的方式来测试接收器,但当速率高达 8.4gbps 时,dram 内部的空间就会不够用,测试时间也会拉的很长。为了提高测试稳定性和测试效率,技术人员提出了一种环回模式,即允许 ddr5 将内存控制器或测试设备的驱动器发来的测试数据直接返回给其接收器,省去了单独读写的命令。但所有事情都是要付出代价的,增加 lbdqs(单端 dqs 信号)、lbdq(dq 信号)管脚和模式寄存器就是 ddr5 所需要付出的,前者用于环回模式下将接收到的数据返回到对端,后者用于控制将 ddr5 对应管脚收到的数据返回到发送端。
其他
介于篇幅的原因,此处没有将 ddr5 所有的新技术特性都列出来,比如片内 ecc、写模式命 令、dqs 内部振荡器等。若小伙伴们感兴趣,可在文末留言,或者自行查询 jedec 规范草案。
ddr5 现况与 dram 行情
图源:美光
首先来回答一下“ddr5 为何迟迟未普及?”这个问题,说实在话,这个问题可能更多的是由等待更新换代的用户提出来的,因为他们正在为等新一代 ddr5 还是入手成熟的 ddr4 而忧愁。但是从内存的平均生命周期角度来看,目前这种样片测试成功、量产指日可待还是符合正常推陈出新的规律的。毕竟,建立一条完整的生产线价格不菲,有哪一家 sdram 厂家会在没有措不及防的内存战的情况下提前选择建造、启用新的生产线呢?那都是钱啊,如同摩尔定律的内推力量一样,资本家们可是会把每一代产品中的利润最大化后才会收手进入下一关卡的,因此跟着主核走才是最明智的。
其次,我们从市场总量的角度来看 dram 的行情,在内存市场跌跌不休一年之后,2019 年 3 季度似乎出现了拐点。根据集邦科技旗下的半导体研究中心 dramxchange 的 q3 季度报告显示,虽然内存价格还在下滑,q3 季度环比依然跌了将近 20%,但是内存产值达到了 154.5 亿美元,环比增长了 4.1%。这给我们传达了两方面的消息,一方面由于市场供给量大,推动价格不断走低;另一方面也说明了除了中美贸易战带来的加大备货以外,智能手机、服务器市场对内存的需求在加大。
图源:trendforce
而在 2019 年 12 月份以来,由于终端 odm/oem 厂、手机厂、系统厂的库存水位下降,买房开始扩大采购量,dram 价格出现了反弹回升的态势。据悉,目前 8gb ddr4 标准版 dram 现货价已涨至 3.5 美元左右,1 月以来涨幅超过 10%,而 4gb ddr4 标准版 dram 现货价涨至 2 美元以上,1 月以来涨幅已达 17%左右。
另就ddr5 市场占有率方面,sk hynix 预测,ddr5 模块的销量将在 2020 年占 ram 市场的 25%,2021 年占 44%。但也有分析师表示尽管市面上已经有部分 ddr5 rdimm 样品,但大规模使用将要到 2022 年底和 2023 年初才能实现。
图源:摄图网
最后,我们从市场分布的角度来看,制造商主要有三星、sk 海力士、美光以及中国***的南亚科技、华邦电子、力晶科技,中国大陆板块相对落后,不过随着第一座 300 毫米晶圆厂在合肥的建成和投产,长鑫存储将生产国产第一代 10nm 工艺级 8gb ddr4 内存芯片,从此中国大陆即将告别无 dram 内存厂的时代,该晶圆厂每月产量为 20000 晶圆,到 2020 年第二季度产量将提升到 40000 晶圆 / 月,大概能占到全球内存产能的 3%。
从内存设计市场来看,中国也在 ddr4 时代有了质的飞跃,科创板上市的澜起科技的 ddr4 全缓冲“1+9”架构,最终被 jedec 国际标准采纳。同时,在 ddr5 即将到来之际,澜起科技在布局研发 ddr5 存接口芯片方面也有所建树,据其内部消息称,其新一代产品能够有效支持 ddr5 的高速、低功耗等要求,预计在三年内完成第一代 ddr5 内存接口芯片的研发和产业化。
写在最后
说了这么多,作为一名硬件工程师,还是从系统的角度来谈谈对 ddr5 到来的几点想法吧。对于大多数硬件设计人员来讲,大家近几年一直在使用 ddr4,因此对于 ddr 的更新换代,免不了有些焦虑,比如 ddr5 的配套系统升级器件的选型、串行链路滤波技术的升级、系统原型的构建与仿真、系统成本的压力等等。不过,我相信我的战友们,他们可以像人肉均衡器一样,在这些关键节点上做出最恰当的选择,然后继续前进。
ps:多说一句,疫情当前,我辈更需努力,用团结与智慧,在 ddr5 到来之时,走出一条“中国内存之路”。

安科瑞ARTU遥信单元多回路开关控制装置
手机摄影-华为P10更显艺术范儿!
关于热处理分布式监控系统理念和实施
有源负载基本知识
关于智慧餐厅的方案设计的说明和解读
什么是 DDR5?SDRAM 技术发展历程
魅族MX6促销:售价1299元
AEC-Q200各种实施标准检测介绍
手机锂电池保护板测试可选用大电流弹片微针模组
LoRaWAN终成全球物联网标准;利尔达与Everynet达成战略合作
如何计算传输线阻抗及其布线技巧
神视传感器有哪两种模式?有什么功能特点?
回顾2012本田大会上的那些新技术
创基Type-C分线器用的就是新颖
高通即将发布3G femtocell芯片组细节
剩余电流继电器在接地保护系统中的重要地位
德州仪器技术专家:低照度安全监控助力智能安防市场
ios11beta8怎么样?ios11 beta8耗电测试:耗电度不可思议!还是等9.12的ios11正式版吧
消费级无人机是中国突破点 无人机的价值正在被无限放大
PLC与PC的互联通信方式