数字鉴相器,数字鉴相器原理是什么?
背景知识:
随着数字电路技术的发展,数字锁相环在调制解调、频率合成、fm 立体声解码、彩色副载波同步、图象处理等各个方面得到了广泛的应用。数字锁相环不仅吸收了数字电路可靠性高、体积小、价格低等优点,还解决了模拟锁相环的直流零点漂移、器件饱和及易受电源和环境温度变化等缺点,此外还具有对离散样值的实时处理能力,已成为锁相技术发展的方向。锁相环是一个相位反馈控制系统,在数字锁相环中,由于误差控制信号是离散的数字信号,而不是模拟电压,因而受控的输出电压的改变是离散的而不是连续的;此外,环路组成部件也全用数字电路实现,故而这种锁相环就称之为全数字锁相环(简称dpll)。数字锁相环主要由数字鉴相器、可逆计数器、频率切换电路及n分频器四部分组成。数字鉴相器就是dpll的主要单元。
基本原理:
在比相的信号虽然经过了一系列处理,但仍可能含有干扰信号。其信号的特点:
1.噪声的影响在转变成方波后只存在于理想方波的前后沿附近,而高低电平 中 间部分不受噪声影响;
2.被鉴相信号的频率一致,而且存在一定的相位差,使两路信号的沿互相错开 ,每一路受噪声影响的前后沿正好对应于另一路不受影响的电平部分。
而一般的鉴相器都没有抑制噪声的能力,即使是一点小的抖动也将导致鉴相的失败。故本设计利用触发器的边沿触发和锁存功能设计了高抗噪声数字鉴相器,采用vhdl语言编制调试了鉴相器功能。如图是经过编译以后生成的原理图。
输入信号的相位φa与反馈输人信号的相位фb的相位差фe=фa-фb时,鉴相器输出低电平。当фe > 0 时,鉴相器输出信号ud(t) 输出正比于相位差的脉宽信号,up(t) 输出低电平。当фe < 0时,鉴相器的输出信号up(t)输出正比于相位差的脉宽信号,ud (t)输出低电平。线性鉴相范围为±л,线性鉴相增益kd =1/л(v/rad)。
下面对该鉴相器的抗干扰能力作定量分析。若设干扰信号是峰值为an的正弦信号,被鉴别的两路信号的相位差为α,其值为as,则有:
实际上,大多数干扰为随机白噪声,所以信噪比为:
从上式可以看出该鉴相器具有较强的抗干扰能力,这也保证了整个系统对恶劣环境的适应能力。
AMD泰坦超算退役 将重新打造新超算未来有望成为新的TOP500第一
SpringMVC 如何优雅的处理各种异常?
气象传感器排名有哪些品牌质量好?
led驱动芯片应用电路
新势力第一车企诞生
数字鉴相器,数字鉴相器原理是什么?
美国发布《半导体十年计划》临时报告
微软小冰之父:计算能力、算法和数据是AI领域的重点
机器人球场上拼“球技”
研旭YXSPACE系列产品的功能特点及应用范围
数学通道应用注意事项与典型案例
FPGA技术之CRC校验的原理分析
采用LabVIEW软件设计的地面伽玛能谱仪校准软件的特点及应用
NVIDIA发布了GeForce 461.33驱动,修复多款游戏崩溃
关于无刷直流电机的知识汇总
分析总结LED贴片机的发展趋势及未来方向
三星显示加速关闭关闭LCD产线 转向OLED进程加快
电子驱虫电路图解说明
吉利旗下全球首款飞行汽车今年量产
U65133电源管理芯片主要特点