基于信号完整性分析的高速PCB设计

信号完整性是指电路系统中信号的质量。如果在要求的时间内,信号能够不失真地从源端传送到接收端,就称该信号是完整的。随着半导体工艺的迅猛发展、ic开关输出速度的提高,信号完整性问题(包括信号过冲与下冲、振铃、反射、串扰、地弹等)已成为高速pcb设计必须关注的问题之一。通常,数字逻辑电路的频率达到或超过50 mhz,而且工作在这个频率上的电路占整个系统的1/3以上,就可以称其为高速电路。实际上,与信号本身的频率相比,信号边沿的谐波频率更高,信号快速变化的跳变(上升沿与下降沿)引发了信号传输的非预期效果。这也是信号完整性问题的根源所在。因此,如何在高速pcb设计过程中充分考虑信号完整性因素,并采取有效的控制措施,提高电路设计质量,是必须考虑的问题。
借助功能强大的cadence公司speectraquest仿真软件,利用ibis模型,对高速信号进行信号完整性仿真分析是一种高效可行的分析方法,可以发现信号完整性问题,根据仿真结果在信号完整性相关问题上做出优化的设计,从而达到提高设计质量,缩短设计周期的目的。
1 应用设计实例
本文设计的控制单元在整个系统中的功能是将地面接收装置接收到的编码信号传回给主站数据处理中心。具体工作过程是,首先存储上位机数据,然后通过误码率测试与计算,选择一条误码率最低的路径作为数据传输路径,最后将存储的上位机数据通过该路径传输到主站数据处理中心进行处理。经过综合考虑,选用了altera公司的cyclone ii-2c8作为核心芯片,以及外部扩展的sdram、flash、各种输入/输出电路和max232接口芯片等,并结合nios ii软核处理器开发套件实现。该控制单元结构如图1所示。
cycloneii-2c8的时钟频率高达150 mhz以上,由于fpga内部数据存储区比较小,所以用sdram扩展了外部数据存储空间。sdram采用了hy-nix公司的hy57v651610/so,时钟频率达到75 mhz以上。因此,必须考虑由于信号频率过高引起的信号完整性问题。选择了功能强大的cad-ence设计软件,它将原理图设计、pcb layout、高速仿真分析集于一体,可以解决在设计的各个环节中所存在的与电气性能相关的问题,大大提高了设计的成功率。
2 关键信号拓扑结构和仿真
此系统中频率较高的部分为fpga和sdram,fpga的时钟频率可达150 mhz以上,sdram可达75mhz以上。因为fpga的内部高频对其他器件没有影响,而fpga与sdram之间的连接为无缝连接,信号完整性的好坏直接影响着fpga能否对sdram进行正确的读和写。pcb设计中,采用caden-ce软件的高速仿真工具specctraquest,并利用器件的ibis模型来分析信号完整性,对阻抗匹配以及拓扑结构进行优化设计,以保证系统正常工作。本文只对信号反射和串扰进行详细的讲解,其他仿真与此类似。

软通动力加入中国联通5G融合应用生态共创计划
全自动点胶机点胶阀漏气怎么办?
模拟IC入门:MOS器件物理基础知识
贸联第三季营收创新高,明年动能续强
HDQS-3600变压器油色谱在线监测系统运行维护
基于信号完整性分析的高速PCB设计
中国电影科创峰会——永川片场正式亮相!
我国须建立对国外设备的安全审查制度
云存储的变革 从私有云的普及说起
多样化的ESD保护器件 应对不同的应用需求
基于Yun SDR的L⁃DACS1系统前向链路平台的设计与实现
What range of dielectric const
三星标准化5G NTN技术用于智能手机与卫星直接通信
MAX5881直接RF合成DAC与FPGA的接口
工程师模拟电路设计应该注意的12个问题
嵌入式设计经验:ARM-WinCE平台时钟同步设计
对于智能化的数据中心基础设施展开了一系列讨论并分享了有成效的实践
Xilinx亮相2016AETF(亚太工业控制电子技术论坛峰会)
TDK推出最新电感器系列KLZ2012-A
怎样将风扇添加到计算机散热器