NVIDIA公布未来绘图芯片的发展路线图 7纳米制程芯片将由台积电代工

日前才正式发表新一代显示卡的绘图芯片大厂辉达 (nvidia),日前又公告未来绘图芯片的发展路线图。其中,针对再下一代的代号 ampere 的显示卡,除了制程将升级到 7 纳米节点之外,虽然性能还是未知数,但是藉由 7 纳米制程技术将会把绘图芯片的芯片核心面积大幅降低,从现在 754㎜² 的 gv102 或者 tu102 的核心面积,将降低到 440㎜² 左右的核心面积。
根据国外科技网站《3dcenter》日前的报导指出,在 nvidia 自 2016 年到 2020 年的绘图芯片路线图中,可以看出当前 volta 及 turing 的 12纳米制程芯片,以及未来的 ampere 的 7 纳米制程芯片发展。其中,在 12 纳米制程的 volta 与 turing 芯片中,目前主要有 3 种核心。gv100 的核心面积高达 815㎜²。而 gv102,也就是现在的 tu102 核心是 754㎜²。至于 gv014,也就是才刚发表的 tu104 核心面积,估算是来到 500㎜² 左右。
而在这样的核心架构下,虽然 12 纳米制程节点的绘图芯片架构更适合高性能计算及 ai 运算,而且 turing 架构的芯片还加入了游戏用的光线追踪功能。但是,总体来说还是 volta 的架构,芯片核心面积比 pascal 大,成本也很高,对主流市场上的低阶产品销售不利。
因此,游戏玩家还是在等待下一代的 7 纳米制程 ampere 芯片。虽然,现在连影子都还没看到。不过,《3dcenter》网站根据 7 纳米制程的特点做了估算,使用新制程之后的绘图芯片核心面积将会大幅降低,ga100 会降至 550㎜² 左右,ga102核心降至 440㎜²,ga104 核心更只有 290㎜²。另外,在主流市场的 ga106 只有 190㎜²、ga107 则是 120㎜²,入门级的 ga108 核心只有 67㎜²。因此,可说 7 纳米绘图芯片核心面积较上一代下降了大概 30% 到 40%,这对降低成本以及制造难度都有其帮助。
另外,预计 nvidia 的 7 纳米制程绘图芯片也将是台积电代工。而且根据台积电的消息,与 16 纳米制程技术相比,台积电的 7 纳米制程技术将提升 35% 的性能,降低 65% 的能耗。同时晶体管密度是之前的三倍。台积电预计 2019 年初会推出内含 euv 技术的 7 纳米 + 制程技术,晶体管密度将会再提升 20%,功耗降低 10%。届时也会把芯片的性能再提升,更适合用在高效能的图形运算上。

vlookup使用后怎么让数值固定
劳动力管理厂商Kronos签约艾默生过程控制
继三星Note7爆炸后,惠普也因电池存在安全隐患,召回全球部分笔记本电脑
RAS(二)Intel MCA初探
经纬仪的使用方法和步骤 经纬仪的用途有哪些
NVIDIA公布未来绘图芯片的发展路线图 7纳米制程芯片将由台积电代工
PCIM Asia 2022将重返上海举办
车企的共享出行模板:柏林体验宝马DriveNow感受详解
捷高即将为全球用户提供完整的前后端视频产品解决方案
超高频RFID读写器的几大实用场景及解决方案
节约电池有妙招
爱立信公布2023年第二季度财报:符合预期,企业业务增长强劲
遇见未来,九舞数字助力中交未来城城市会客厅完美开放
串激电动机的结构
NAT转换网关(网段隔离器)在数据采集物联网系统中有什么作用
实体书销量增长:纸张复活,Kindle将死?
这款波纹灯设计来源于灵魂
ERS electronic推出全新一代WAT330
国产MCU与意法半导体等大厂的差距在哪里?
IR 推出配有集成式功率因数校正的三相位逆变器