本文转载自:凡亿pcb微信公众号
1、在做 pcb 设计时,为了满足某一组所有信号线的总长度满足在一个公差范围内,通常要使用蛇形走线将总长度较短的信号线绕到与组内最长的信号线长度公差范围内,这个用蛇形走线绕长信号线的处理过程,就是我们俗称的 pcb 信号等长处理。等长的目标是为了满足同组信号的时序匹配要求。
2、等长范围应严格遵守不同接口或者信号的要求,具体的可参考模块规范内容。如若有疑问,及时与客户进行确认。
3、处理等长之前应先把同组内线长最长的信号线找到,第一步优化最长信号的长度。
4、等长处理完后应对整根信号线路径进行检查,检查其是否避开干扰源,检查其是否合格。
5、等长处理时,间距优选4w,如空间受限,可调整到3w;等长高度控制在40-150mil为宜,不能过高;转角长度不小于线宽的1.5倍,一般控制在6-10mil大小,如线宽4mil,转角大小控制在6mil,转角不能太小,如图1所示。
图1 蛇形走线的要求
6、等长应尽量处理在水平或竖直方向上,避免处理在斜线上;处理不能太过散乱,应尽量集中处理,保证其美观性,原则上是处理完一根信号后,第二根先修线挨到其旁边,再对第二根进行等长处理,以保证空间的利用率及整体设计美观性。同一设计内,等长的高度应控制差不多相同,不要相差太多,如图2。
图2 pcb的蛇形咬合等长
7、处理完等长后,应检查其参考层情况,不允许其跨分割。pcb上时钟信号(一般以clk结尾)等重要信号也要避免跨分割情况出现,跨分割后会导致信号阻抗突变。
图3 pcb布线夸分割
8、当走线的参考平面有跨电源层时,建议在2个电源层分别加对地电容以提供完整的回流路径,如图4所示。
图4 走线夸分割处理
9、差分信号对内等长位置应在不耦合产生的位置附近进行等长,对内等长高度及宽度参考下图5示要求。
图5 差分线的等长要求
曙光智算AC.sugon.com平台助力“机器化学家”平台的成功应用
基于PixelPlus PK5210N的数字宽动态摄像头模组
向Intel发起重型计算挑战 ARM发布Neoverse 处理器
5G 和 GaN:嵌入式设计人员需要了解的内容
关于电子元器件分销行业的介绍和发展
PCB设计中常见的走线等长要求
融合Azure Kinect技术,奥比中光Femto Mega接入Mac生态
语音芯片在扫地机中的应用
智能硬件村田能提供哪些无线技术
华为nova8怎么升级为鸿蒙系统
芯驿电子AUMO亮相2023上海国际嵌入式展
瑞萨首款5V通用MCU RX660介绍
PCB生产你必须要注意的这些事项!
iphone4s和iphone4的外观区别_iphone4s外观区别
西藏计划在羌塘自然保护区内建设视频监控系统
电气巨头伊顿(Eaton)或将退出欧洲、中东和非洲的干线照明市场
高清晰视频会议终端应用接口分析
路由器的分类
国际巨头与国内新锐齐聚,加速工业传感器“四化”进程
华为怎么了?华为遭英国调查 华为回应退出美国都是怎么回事?