如何配置DS3184中的时钟速率适配器(CLAD)功能

介绍
本应用笔记概述了在ds3184中配置时钟速率适配器(clad)功能。此处的信息适用于其他maxim器件,如ds3181、ds3182和ds3183。ds318x(ds3181、ds3182、ds3183和ds3184)将atm小区/hdlc数据包处理器与ds3/e3成帧器和liu集成在一起,将atm小区或数据包映射/解映射为最多四条ds3/e3物理铜线,每个端口具有ds3成帧(c位或m23)、e3成帧(g.751或g.832)或清通道数据流。
ds318x中的clad用于从clka引脚上的单个时钟基准输入创建多个内部所需的ds3、e3或sts-1时钟。应用于 clka 的时钟频率必须是以下之一:
ds3 (44.736兆赫)
e3 (34.368兆赫)
sts-1 (51.84兆赫)
给定其中一个时钟,将生成另外两个时钟。如果需要,内部生成的时钟可通过输出引脚clkb和clkc驱动,以供外部使用。
包层功能特点
ds318x的clad可以从单个输入基准时钟产生内部所需的ds3 (44.736mhz)、e3 (34.368mhz)和sts-1 (51.84mhz)时钟。该输入参考时钟可以是 51.84mhz、44.736mhz 或 34.368mhz。这些内部推导的时钟可用作liu和抖动衰减器的基准,并可在片外传输以供外部系统使用。
配置包层
如果使用ds318x的liu,clad为ds318x的接收liu提供时钟。ds318x的clad由gl中的clad位配置。cr2 寄存器。在这种情况下,用户必须向clka引脚提供ds3、e3或sts-1时钟。
用户必须向clka引脚提供三种频率速率(ds3、e3、sts-1)中的至少一种。clad[3:0] 位通知 pll 施加到引脚的频率。图1所示为ds318x的clad模块。
图1.用于ds318x的复合模块。
应用于liu和发射器的clad输出时钟的选择由fm位(位于port。cr2)。clad 提供了最大的灵活性。应用程序可以提供三种时钟速率中的任何一种,并使用 clad 提供所需的时钟速率。
clad 也可以禁用,所有三个时钟都使用 clka、clkb 和 clkc 引脚作为输入从外部供电。当clad被禁用时,三个参考时钟(ds3、e3和sts-1)将施加到clka、clkb和clkc引脚上。如果不需要这三个频率中的任何一个,则无需将其施加到clad时钟引脚。
clad 的 clad 模式输入由 clad[3:0] 控制位(位于 gl.cr2寄存器),用于确定哪些引脚是输入和输出,以及哪个引脚上的时钟速率。详情请参阅表 1。
当 clad[3:0] = 00xx 时,pll电路被禁用,输入时钟引脚(clka、clkb和clkc)上的信号用作内部liu参考时钟。当 clad[3:0] = (01xx 或 10xx 或 11xx) 时,将启用无、一个或两个 pll 电路,以生成所需的时钟,具体取决于位于 port 中的 clad[3:0] 位、成帧模式 (fm[5:0]) 和线路模式控制位 (lm[2:0]。cr2)。
线路模式位选择主端口接口操作模式。如果clad输出时钟引脚或liu的参考时钟不需要时钟速率,则用于产生该时钟的pll将被禁用并断电。
复合配置寄存器
下面介绍了配置 clad 所需的两个寄存器。
寄存器名称: gl.cr2 寄存器说明: 全局控制寄存器 2
寄存器地址: 004h
位# 15 14 13 12 11 10 9 8
名字 - - - g8krs2 g8krs1 g8krs0 g8k0s g8kis
default 0 0 0 0 0 0 0 0
位# 7 6 5 4 3 2 1 0
名字 - - - - clad3 clad2 clad1 clad0
default 0 0 0 0 0 0 0 0
位 3 到 0:包层 io 模式 [3:0](包层 [3:0])
这些位控制 clad 时钟 io 引脚 clka、clkb 和 clkc。这些寄存器位控制哪个时钟用于从liu中的线路中恢复rx时钟。有关更多详细信息,请参阅表 1。
gl..cr2 clka pin clkb 引脚 clkc pin
包层[3:0]
00 xx ds3时钟输入 e3 时钟输入 sts-1 时钟输入
01 00 ds3时钟输入 低输出 低输出
01 01 ds3时钟输入 e3 时钟输出 低输出
01 10 ds3时钟输入 低输出 sts-1 时钟输出
01 11 ds3时钟输入 sts-1 时钟输出 e3 时钟输出
10 00 e3 时钟输入 低输出 低输出
10 01 e3 时钟输入 ds3时钟输出 低输出
10 10 e3 时钟输入 低输出 sts-1 时钟输出
10 11 e3 时钟输入 sts-1 时钟输出 ds3时钟输出
11 00 sts-1 时钟输入 低输出 低输出
11 01 sts-1 时钟输入 e3 输出 低输出
11 10 sts-1 时钟输入 低输出 ds3时钟输出
11 11 sts-1 时钟输入 ds3时钟输出 e3 时钟输出
clad 为接收 liu 提供参考时钟。接收 liu 根据用户通过成帧模式 (fm) 位选择的模式选择时钟频率。fm 位选择主要的成帧操作模式。如果使用端口选择,则clad输出也可用作传输时钟源。cr3.cladc寄存器位。
寄存器名称:端口。cr3
寄存器说明: 端口控制寄存器 3
寄存器地址: (0, 2, 4, 6)44h
bit # 15 14 13 12 11 10 9 8
name - - rclks rsofos rpfpe tclks tsofos tpfpe
default 0 0 0 0 0 0 0 0
bit # 7 6 5 4 3 2 1 0
name p8krs1 p8krs0 p8kref loopt cladc rfts tfts tlts
default 0 0 0 0 0 0 0 0
位 3:clad 传输时钟源控制 (cladc)
该位用于使clad时钟成为内部传输时钟的源。此位的功能以其他控制位为条件。
0 = 根据需要
将 clad 时钟用于传输时钟 1 = 不要将 clad 时钟用于传输时钟(如果未启用环回,则 tclkin 是源)
结论
maxim ds318x器件可用于创建多个时钟作为liu参考时钟或为用户应用发送时钟。创建和发送多个时钟的决定应根据设计人员在其应用板中的需求做出。


下半年三家顶级旗舰之争!三星Note8 VS iPhone8 VS 华为Mate10,谁才是龙头老大?
耳机跑步容易掉怎么办?推荐这几款稳固舒适的运动耳机
台积电的3nm工艺将在2022年下半年大规模量产
多次脉冲智能电缆故障测试仪的故障波形判断方法
码相机遥控功能
如何配置DS3184中的时钟速率适配器(CLAD)功能
我国科技企业缺“芯”少魂 芯片进口花费是原油的两倍
基于DSP开发板与光源和仿真器的防疲劳驾驶监测系统的设计
“无人化”时代来临,你的前台该更新啦!
高可靠性的可编程电源管理解决方案
将广大消费者引入5G时代,要“巧拉”别“强推”
清锋弹性体3D打印解决方案实现颈椎枕定制化生产
如何解决电动汽车的充电时间过长问题
关于电路保护器件的问题与预防
特斯拉市值蒸发近2000亿
射频组件的智能工厂系统的主要特点
以色列自动驾驶汽车开发商Mobileye宣布了一些很酷的进展
[组图]微型有源功放
交交型变频器和交直交型变频器的结构组成及总体区别
重型汽车发动机自动化测试台的设计