计算机的并行接口,计算机的并行接口大全
ieee1284信号及脚序
ieee-1284定义了一对一的异步双向并行接口。其中pc机使用a型接头,db-25孔型插座,包括17条信号线和8条地线,信号线又分为3组,控制线4条,状态线5条,数据线8条。
打印机使用b型接头,为36pin 0.085inch间距的champ连接器,称centronics连接器
36pin centronics连接器的各脚信号的含义
c型:新的mini-centronics 36pin连接器,0.050inch间距,既可用于主机,也可用于外设
d型25针和36针centronics的针脚定义对照:
a型、b型、c型连接器的针脚定义对照:
4.ieee1284接口的对接:
pc机db-25与打印机centronics 36pin连接器的信号对应关系:
pc机边a型(db-25)与打印机边b 型(centronics 36pin)连接器的对接:
pc机边a型(db-25)与打印机边c 型(mini-centronics 36pin)连接器的对接:
pc机边c型(mini-centronics 36pin)与打印机边b 型(centronics 36pin)连接器的对接:
5. ieee1284硬件接口
ieee-1284定义了2种级别的接口兼容性,level i 用于产品不需要高速模式,但需要利用反向通道能力的场合;level ii用于长电缆和高速传输率场合。
并行接口输出的是ttl标准的逻辑电平,输入信号也要符合ttl标准。这种特性可以使接口容易应用在电子设计中。大部分的pc并行接口能吸收和输出12ma左右的电流,如应用时小于或大于这个值,应使用缓冲电路。
为了保持与早期的centronics 接口兼容,使用oc(open collector)驱动器,使用上拉电阻(pull-up resistor)标准电阻值为2.2k欧或4.7k欧。控制线与状态线仅要求上拉电阻rp,数据线和strobe线还要求串联电阻rs来匹配线路阻抗,调整串联电阻值使其与驱动器的输出阻抗之和等于45欧到55欧的线路阻抗。比如驱动ic输出阻抗为15欧,则需要33欧的串联电阻。
ieee-1284接口芯片:
因为最小输出驱动电压为2.4v, 标准ttl的+5v或低压ttl 的+3.3v的芯片都可以使用。
fairchild、st、ti公司都有类似芯片,如74act1284、74lvc161284、74lv161284等,还有专用的esd芯片74f1071等。
6.ieee1284信号规格表
本文参考了以下资料,表示感谢:
温正伟原载电子报的资料
http://www.interfacebus.com/design_connector_1284.html
http://ckp.made-it.com/ieee1284.html
http://www.fapo.com/1284int.htm
http://zone.ni.com/devzone/cda/tut/p/id/3466
http://www.homestead.co.uk/
系统分类:
接口电路 |
用户分类:
信号接口 |
标签:
并行接口 ieee-1284 打印机 centronics d25 |
来源:
整理 |
点击查看原文
发表评论 阅读全文(2165) | 回复(0)
发表于 2007/12/30 1:45:50
2
本周最热门”中出现,认为够“牛”就投上一票吧! icon=/webresource.axd?d=hfbmu6ll4x7gyivztz4hrecehgonch4lnnvieclla_hvs8cd22tanjg2bm-0fqnfcdqcovwmpttzx3tvlfdvuieoyojckfnddrudsxwt8oi1&t=633983915685233090 autohide=false>
计算机的并行接口(2)
2.ieee1284定义的5种工作模式
为了提高centronics接口的性能,也要兼容过去的标准,ieee1284定义了5种工作模式:
spp模式:standard parallel port标准并行接口,也称为compatibility mode兼容模式, nibble模式:从pc机到外设8-bit数据线,反向4-bit数据线
byte模式:8-bit双向传输,速率在50kb/s 到150kb/s之间
epp模式:enhanced parallel port增强并行接口,允许任一方向的高速字节传输
ecp模式:extended capabilities port扩展功能并行接口,允许pc机发送数据块
符合ieee 1284标准的并口,使用设备id(device identification sequence)来实现即插即用(plug and play)配置,使并口更易于使用。各种模式都可以使用相同的连接器和电缆连接方式,因硬件和编程方式的不同,传输速度可以从50k bits/秒到2mb/秒不等。
2.1)spp模式:即传统的centronics并行接口,所以也称centronics mode
提供基本的信号,包括8-bit数据线,4条控制线(strobe、initialize printer、select printer、auto feed line)和5条状态线(busy、acknowledge、select、paper empty、fault),需要三个不同的寄存器来进行数据的读写操作。
spp模式是最基本的工作模式,异步、字节单向传输,数据率在50kb/s 到150kb/s之间。使用ab-cable 电缆可传6米,而使用新的cc-cable 电缆可达10米。
基本的spp 模式的时序如图:
当打印机准备好接收数据,设busy为低,主机发出有效的数据到数据线,等待至少500ns然后发出strobe负脉冲持续至少500ns,有效的数据在strobe上升沿后至少要维持500 ns 。打印机接收数据并设busy有效以指示处理数据,当打印机完成数据接收,发出ack脉冲至少500ns,然后清除busy以指示准备好接收下一个字节数据。
centronics标准的握手信号略有不同,nstrobe为最小宽度大于1us的负脉冲,nack为宽度大于5us的响应负脉冲,由于nack信号的负脉冲较短,一般不会查询它,而是查询busy。
主机软件通过4步来完成1字节数据通过并口的传输:
1. 把有效数据写入数据寄存器
2. 检查busy状态线,等待其无效(0)
3. 写控制寄存器,使strobe有效(0)
4. 写控制寄存器,使strobe失效(1)
spp模式要求的最小的建立时间、保持时间和脉冲宽度限制了其性能,考虑到软件的等待时间,ieee1284最大的数据传输率为150 kbytes/s,而centronics典型为10 kbytes/s,这对于点阵行式打印机已经足够了,但对于高速的激光打印机就显露出不足。
spp模式下的信号定义:
为操作并行口,spp定义了寄存器,并映射到pc机的i/o空间。寄存器包括了以并口地址为基址的3块连续的寄存器,并口地址常见为3bch、378h和278h,其中都包括数据、状态和控制寄存器,分别对应数据、状态和控制信号线操作,通常称为数据端口、状态端口和控制端口。打印机卡1的地址常为378h,其中数据口0378h、状态口0379h、控制口037ah;打印机卡2的地址常为278h,其中数据口0278h、状态口0279h、控制口027ah。支持新的ieee 1284标准的并口,使用8到16个寄存器,地址为378h or 278h,即插即用(plug and play)兼容的的并口适配器也可以重新加载。
并口的寄存器定义:
数据寄存器:所占用的地址是并行接口的基地址,对应于于接口的2-9针
状态寄存器 :占用的地址是基地址加1,对应于接口的10,11,12,13,15针,是只读寄存器,其中包含一个irq中断位(由ack相反后形成),当有中断发生这个数据位为“0”。 bit7(引脚11)在输入+5v电平时,数据值为”0”,有反转的特性。
控制寄存器 :占用的地址是基地址加2,对应于接口的1,14,16,17针,其中bit0,bit1,bit3有反转的特性。bit4为irq应用,当向bit4写入“1”时,将使ack(引脚10)信号反相后成为中断请求irq信号,通常为irq5或irq7。
并口使用的3bch、378h和278h三个基地址几乎都支持spp、ecp和epp模式(3bch这个地址在早期的并口打印机适配器上不支持epp和ecp模式)。三个不同基地址的地址段如下:
一些集成的1284 i/o控制器使用fifo buffer传输数据称为fast centronics或parallel port fifo mode,也使用spp协议,但用硬件产生strobe信号来实现控制信号握手,使数据率能超过500kb/s。然而,这不是ieee 1284定义的标准模式。
2.2)nibble模式:用于从打印机或外部设备得到反向数据的常用方式,
nibble模式利用4条状态线把数据从外设传回电脑。标准的并行口提供5条外设到pc机的信号线,用于指示外设的状态,利用这些信号线,外设可以分2次发送1字节(8-bit)数据,每次发半字节(nibble:4-bit)信息。因为nack信号一般用来提供外设中断,所以难以把传输的nibble(半字节)信息通过状态寄存器(status register)合成1字节,需要软件读状态信号并作相应操作来得到正确的字节信息。nibble模式的数据率为50kbps(6米电缆),使用新型10米cc-cable电缆的数据率为150 kbps。nibble模式的优势在于具有并口的pc机都可以执行这种方式,但只能用于反向通道为低速率的场合。
下表定义了nibble模式的信号:
下图描述了nibble模式的基本时序
nibble模式数据传输步骤:
1. 主机通过设置hostbusy为低表明可以接收数据
2. 外设把第一个半字节(nibble)输出到状态线
3. 外设设置ptrclk为低指示nibble数据有效
4. 主机设置hostbusy为高指示接收到nibble数据,而正在处理
5. 外设设置ptrclk为高应答主机
6. 重复步骤1到5来接收第二个半字节(nibble)
nibble模式与spp模式相似,需要软件通过设置和读取并口的控制信号线来实现协议。nibble模式与spp模式结合建立完整的双向通道,形成最简单的双向传输方式。从pc机到外设8-bit数据线,反向4-bit数据线,支持单向打印机接口,提供了全速率的前向传输和半速率的反向传输,速率在50kb/s 到150kb/s之间。
2.3)byte模式:在数据线上实现反向传输的方式
byte模式利用数据线把8-bit数据从外设传输到主机。标准并行口的8-bit数据线只能从主机向外设单向传输,需要抑制住控制数据线的驱动器,使数据可以从打印机传到电脑。byte模式数据传送,一次传送一个字节,与nibble模式下需要的两数据周期不同,速度和由电脑到打印机的一样,在50kb/s 到150kb/s之间,使用新型cc-cable可在10米电缆上达到500kbps。
下表定义了byte模式的信号:
byte模式数据传输步骤:
1. 主机通过设置hostbusy为低表明可以接收数据
2. 外设把第一个字节(byte)数据输出到数据线
3. 外设设置ptrclk为低指示byte数据有效
4. 主机设置hostbusy为高指示接收到byte数据,而正在处理
5. 外设设置ptrclk为高应答主机
6. 重复步骤1到5来接收其他字节(byte)数据
下图描述了byte模式的基本时序
制造商首先在ibm ps/2并口上增加了对8-bit数据线的读取能力,实现byte模式,使之成为双向口,称为扩展并口的type 1。此外,还提供了type 2和type 3,使用dma方式。在type 2 和 3的dma 写数据时,dma控制器向数据寄存器写数据,而strobe脉冲自动产生,当从外设收到ack,发出dma请求,下一个字节发出。外设可以设置busy 来延迟传输。在type 2 和 3的dma 读数据时,ack脉冲产生dma请求,发起对系统存储器的传输, dma 控制器读取数据寄存器,strobe脉冲自动产生。type 2 和3的 dma传输依照spp模式时序进行。
虽然ibm定义了type 2和3方式提高了并口的性能,但只有ibm计算机实现这种功能,缺乏软件来支持这种dma特性。相比较,epp和ecp 是种工业标准,为更广泛的硬件和软件制造商支持。
2.4)epp模式:enhanced parallel port增强型并行端口,可实现高速双向数据传输
epp模式由intel、xircom, and zenith data systems设计,提供了一个高性能的并行接口,是ieee1284标准中的一部分,可以和标准并行接口通用,有相同的寄存器映射关系,协议首先由intel 386sl芯片组(82360 i/o chip)实现。
epp模式的信号定义
epp模式有一个数据周期和一个地址周期,提供了4种传输周期时序:
1. 数据写周期时序
2. 数据读周期时序
3. 地址写周期时序
4. 地址读周期时序
数据周期时序用于在主机和外设间传输数据,地址周期时序用于分配地址、通道、命令和控制信息。
epp 地址写周期:主机首先设置write*,并把地址信号发到数据线上,设置astrobe*;外设取消wait*,指示已准备接收地址字节;主机然后取消astrobe* ;外设在astrobe* 上升沿锁存地址数据,然后设置wait*,指示准备开始下一周期。
epp 地址读周期:主机取消write*,使数据线处于高阻状态,设置astrobe*;外设发地址字节到数据线,取消wait*指示地址有效;主机检测到wait*取消,读地址,然后取消astrobe;外设然后使数据线处于高阻状态,设置wait*,指示准备开始下一周期。
epp 数据写周期:主机设置write*,把数据字节发到数据线,设置dstrobe*;外设取消wait*,指示准备接收数据;主机然后取消dstrobe* ;外设在dstrobe*上升沿锁存数据,然后设置wait*,指示准备开始下一周期。
epp 数据读周期:主机取消write*,使数据线处于高阻状态,设置dstrobe* ;外设把数据字节发往数据线,取消wait*,指示数据有效;主机检测到wait*取消,读数据,然后取消dstrobe*;外设外设然后使数据线处于高阻状态,设置wait*,指示准备开始下一周期。
epp模式在3个spp模式并口寄存器外又定义了5个寄存器, 用于把地址或数据自动发到并口数据线上,然后自动产生地址和数据的选通(strobe)信号。epp模式的数据、状态和控制寄存器与spp模式的配置相同。
把数据写入auto address strobe寄存器,将把数据发到并口数据线,并伴随自动产生的astrobe*低脉冲信号;把数据写入任一auto data strobe寄存器,将把数据发到并口数据线,并伴随自动产生的dstrobe*低脉冲信号;当一个auto data strobe寄存器在读取, dstrobe*信号受脉冲控制,返回电平值。
epp寄存器接口:
从软件角度看,epp模式是扩展了spp的并口寄存器。spp的并口包括数据data、状态status和控制control 3个寄存器,地址为并口基址(base address)的偏移(offset)。
epp寄存器定义如下:
通过产生一个对“base_address+4”的 i/o 写指令,epp控制器产生需要的数据写(data_write)周期的handshake信号和strobes用来传输数据。而对基址(ports 0到 2)的i/o 指令将实现标准并行口的操作,以保证与标准并口的兼容。而对base_address + 3的i/o 操作,会产生地址读写周期。ports 5到7 的作用在不同硬件中有差别,可用作实现16-bit或32-bit的软件接口,或用作配置寄存器,也可能不使用。
标准并口的数据传输需要7个软件步骤,epp增加了其他的硬件和寄存器,通过单i/o 指令自动产生控制strobes和数据传输的handshaking信号,保证以isa 总线速度传输,最大数据率为2 mbytes/s,在其他平台上可能达到10 mbytes/s 。epp的微处理器的总线结构使之易于直接与外设硬件通讯。epp模式还有进一步的块传输能力,使用rep_io指令,依靠主机适配器的支持。
epp模式数据写时序的步骤:
1. 程序对port4 (epp data port)执行i/o写周期
2. nwrite信号有效,数据发送到并口
3. 设datastrobe有效,然后nwait 设置为低
4. 等待外设的响应 (nwait变为无效)
5. 设置datastrobe无效,结束epp周期
6. isa 的i/o 周期结束
7. nwait 设置为低,指示下一个周期开始
下图是epp数据写时序的实例,cpu信号niow是用来强调全部的handshake在一次i/o中完成
注意,全部数据传输发生在一次isa 的i/o 周期中,这表明使用epp协议,数据传输率可为500kb/s到2mb/s,这样外设在性能上接近isa卡。
因为使用互锁握手信号协议,数据可在很低的速率下传输。nibble、byte、epp和ecp 模式都使用互锁握手信号协议。所谓互锁握手信号,指每次控制信号的变化都需要另一边的响应。
epp模式允许任一方向的高速字节传输,但不是同时,是半双工方式,为光盘机、磁带机、硬盘机和网络适配器设计,数据率从500kb/s到2mb/s,使用ab-cable 电缆可传6米,而使用新的cc-cable 电缆可达10米。
2.5)ecp模式:extended capability port 扩展功能并行接口,也可实现高速双向数据传输
ecp模式是由microsoft and hewlett packard提出,是对标准并口的扩展,作为打印机和扫描仪类的外设的高级通讯模式,允许图象数据压缩、排队中的fifo(先入先出)和高速双向通信。数据传送速度大约2—4mb/s。
ecp协议重新定义了spp模式的信号,如下表:
ecp模式提供了2种数据传输周期时序,可用于2个方向:
1. 数据周期data cycle
2. 命令周期command cycle
命令周期又分为2种类型,rle(run-length count)和通道编址(channel address)。
rle方式实现数据的实时压缩,压缩率可达64:1,特别用于打印机和扫描仪传输大量光栅图像数据(含有大量的相同数据串)时,但必须主机和外设都支持才可以实现。通道编址与epp的地址有不同,是用于一种物理设备包括多种逻辑设备的场合,比如fax/printer/modem一体机。
ecp模式定义前向传输为主机到外设,有2种前向传输周期,当hostack 为高,指示进行data周期;当hostack为低,command 周期进行,数据描述用rle count 或 channel address,数据字节的bit 8用来指示rle或是channel address,如果bit 8为0,则bit 1-7描述run length count (0-127),如果bit 8为1,则bit 1-7描述channel address (0-127),下图描述了一个data周期和一个command周期的时序。
ecp模式的前向传输时序:
1. 主机发送数据到数据线,并设置hostack 为高来指示一个data cycle 的开始
2. 主机设置hostclk为低,指示数据有效
3. 外设设置periphack 为高响应主机
4. 主机设置hostclk为高,这是边缘触发信号,用于使数据存入外设
5. 外设设置periphack为低,指示准备好接收下一字节
6. 循环重复,但这次为command cycle,因为hostack为低
注意:接口2侧都使用fifo ,发出的数据都认为已被接收。在第4步,hostclk变为高,data 被触发进入外设,数据指针计数器更新。在有些情况下这有可能造成传输数据丢失。
ecp模式定义反向传输为从外设传输到主机,反向传输时,当并口线上数据有效,外设设置periphclk 为低,主机在接收数据后设置hostack 为低。下图描述了反向通道的command周期紧随data周期的时序:
上图也显示出ecp和epp协议的不同。在epp模式,软件可以执行混合的读写操作,而不需要额外的协议;而在ecp模式,改变数据传输方向必须协商。主机要求反向传输通道需设置nreverserequest并等待外设的nackreverse的响应, 然后才可以进行反向数据传输。另外, 如果以前为dma传输,软件必须等待dma完成或中断dma(要fifo确定准确的已传输的数据量),然后要求反向通道。
ecp模式的反向data和command周期
1. 主机设置nreverserequest 为低,要求反向传输通道
2. 外设设置nackreverse 为低,响应主机
3. 外设发送数据到数据线,并设置periphack 为高指示data 循环
4. 外设设置periphclk为低指示数据有效
5. 主机设置hostack 为高确认
6. 外设设置periphclk为高,这是边沿触发信号,用于使数据存入主机
7. 主机设置hostack为低,指示准备好接收下一个字节
8. 循环重复,但这次是command周期,因为periphack为低
ecp fifo的使用,无论dma方式或可编程i/o方式,减弱了与isa的关联,软件不会精确知道数据传输的状态,只关心传输是否完成。
在microsoft 的规格书the ieee 1284 extended capabilities port protocol and isa interface standard中,定义了基于isa的ecp模式的通用寄存器和适配器的工作模式。ecp寄存器利用了定义的6个寄存器,只需要3个i/o口操作,注意寄存器的定义与工作模式有关。
ecp寄存器描述:
ecp模式在3个spp模式并口寄存器外又定义了6个寄存器, 用于把地址或数据自动发到并口数据线上,然后自动产生地址和数据的选通(strobe)信号。
ecp的address和data的fifo包括至少16字节,可用于前向和反向传输,可以平滑数据流和提高数据率。向address fifo寄存器写数据,会自动发往并口。ecp的data fifo寄存器用于主机和外设间的数据传输。
ecp模式并口寄存器配置图:
ecp模式的目的是实现并口的即插即用(plug-and-play)性能和在windows环境下进行高性能双向传输。ecp模式允许任一方向的高速字节传输,也是半双工方式,为打印机和扫描仪设计,数据率从500kb/s到1mb/s,使用ab-cable 电缆可传6米,而使用新的cc-cable 电缆可达10米。ecp主要使用dma而不是直接的i/o操作,目的是传输大的数据块。
2.6)工作模式选择过程(negotiation):
一个设备可能设计为有多种工作模式,但不能同时使用,每次只能选用一种。ieee 1284发明了协商(negotiation)方式,主机必须要判断所连接的外设的能力以及使用的模式,决定出使用哪种ieee1284模式,这种协商方式不会影响过去的设备,一个旧式设备不会响应协商的时序,但符合ieee 1284标准的设备会响应这一时序,使主机获得设备的id码(device id code) ,并通过对ecr寄存器的操作来选择一种较高的工作模式。
主机用device id序列来识别并口设备。device id是定义了外设特性和性能的ascii字符串。因为没有一个授权中心来分派设备和制造商编码,在即插即用(plug and play)系统中,主机必须能够测定和识别加入的设备,并自动安装需要的设备驱动程序。
使用ieee 1284的所有设备,上电时都为spp模式。主机执行ieee 1284工作模式选择的过程如下:
1. 把ieee 1284的8-bit扩展码(extensibility code )发到数据线
2. 设置selectin信号线为高,并设置autofd为低
3. 外设然后设perror为高、ack为低、fault为高、select为高表示为为ieee1284标准设备(如果外设不设置这些信号,主机认为外设不是ieee1284设备),然后做以下操作。
4. 使strobe为低
5.使strobe为高、autofd为低
6. 如果extensibility code与提供的模式匹配,外设使perror为低、fault为低、select为高
7. 外设使ack为高,指示状态线可用
ieee1284 扩展码:extensibility request bytes
ecr寄存器用来设置当前工作模式,另外也用于软件确定安装于pc机的并口的性能。
ecr寄存器的模式:
如果要退出nibble、byte或ecp模式,设置selectin为低,而退出epp模式主机要设置init信号有效,然后外设将恢复到spp模式。
如果一个并口既支持spp模式,也可实现其他双向模式,那么其前3个寄存器与标准并行口的寄存器完全一致,以便兼容过去的标准。
2.7)不同模式下25pin d-sub连接器信号的不同定义:
系统分类:
接口电路 |
用户分类:
信号接口 |
标签:
并行接口 ieee-1284 打印机 centronics spp模式 |
来源:
整理 |
点击查看原文
发表评论 阅读全文(2081) | 回复(0)
发表于 2007/12/30 1:43:28
2
本周最热门”中出现,认为够“牛”就投上一票吧! icon=/webresource.axd?d=hfbmu6ll4x7gyivztz4hrecehgonch4lnnvieclla_hvs8cd22tanjg2bm-0fqnfcdqcovwmpttzx3tvlfdvuieoyojckfnddrudsxwt8oi1&t=633983915685233090 autohide=false>
计算机的并行接口(摘)
因为个人计算机(pc机)占有计算机市场的绝大部分份额,一般人能接触到的和认知中的计算机基本就是ibm pc计算机及兼容机,这种计算机使用intel x86硬件平台和microsoft windows操作系统(早期为ms-dos操作系统)的软件平台,并配有多种外部设备和输入输出接口,成为事实上的工业标准。并行接口就是其中常见的一种i/o接口。
并行接口一般称为centronics接口,现在也称ieee1284,最早由centronics data computer corporation公司在60年代中期制定。centronics公司当初是为点阵行式打印机设计的并行接口,1981年被ibm公司采用,后来成为ibm pc计算机的标准配置。它采用了当时已成为主流的ttl电平,每次单向并行传输1字节(8-bit)数据,速度高于当时的串行接口(每次只能传输1bit),获得广泛应用,成为打印机的接口标准。1991年,lexmark、 ibm、texas instruments等公司为扩大其应用范围而与其他接口竞争,改进了centronics接口,使它实现更高速的双向通信,以便能连接磁盘机、磁带机、光盘机、网络设备等计算机外部设备(简称外设),最终形成了ieee1284-1994标准,全称为standard signaling method for a bi-directional parallel peripheral interface for personal computers,数据率从10kb/s提高到可达2mb/s(16mbit/s)。但事实上这种双向并行通讯并没有获得广泛使用,并行接口仍主要用于打印机和绘图仪,其他方面只有的少量设备应用,这种接口一般被称为打印接口或lpt接口(目前新的打印机趋向使用usb或rj-45 ethernet接口)。
1.ieee1284接口连接器与电缆
我们常见的并口,通常主机上是25针d型接口,打印机上是36针弹簧式接口(centronics接口)。
ieee1284标准规定了3种连接器,分别称为a、b、c型:
a型:25pin db-25连接器,只用于主机端。
db-25孔型插座(也称female或母头),用于pc机上,外形如图:
25 pin d-sub female connector at the pc
对应的针形电缆插头(也称male或公头)及序号如图:
这种a型的db-25针型插座(也称male或公头),因为尺寸较小,也有少数小型打印机(如pos机打印机等)使用(非标准使用),但电缆要短:
b型:36pin 0.085inch间距的champ连接器,带卡紧装置,也称centronics连接器,只用于外设
36pin centronics插座(socket或female),用于打印机上,外形如图:
36 pin centronics female connector at the printer
对应的36pin centronics电缆插头(plug)及序号如图:
c型:新增加的mini-centronics 36pin连接器,也称为half-pitch centronics 36 connector (hpcn36),也有称mdr36,36pin 0.050inch间距,带夹紧装置,既可用于主机,也可用于外设,目前还不够普遍,因有竞争力的新的接口标准的不断出现,估计将很难见到
mini-centronics 36pin插座(socket)及序号如图:
36 pin mdr36 male connector
新接口还增加了两个信号线peripheral logic high和host logic high,用于通过电缆能检测到另一端是否打开电源
最早的centronics并口电缆长度为2米,且只能支持10kb/s的数据率传输,对性能要求不高。为了把数据率提高到2mb/s以上,对ieee1284电缆提出许多特殊要求:
1.因为是并行数据,为避免传输时各bit数据间的串扰,每条数据线都需要配合一条地线,形成双绞线结构
2. 每对信号和返回地线间的不平衡特性阻抗为62欧+/-6欧(在频带4m-16mhz上)
3.线间串扰不超过10%
4.电缆有屏蔽层,并与接头的屏蔽壳连接,使用360度包裹
典型的ieee1284 电缆有如下6种,标准长度为10、20、30英尺(约3、7、10米):
amam :type a male to type a male(一般用于计算机间互联)
amaf :type a male to type a female(一般用于延长线或连接a型口并行打印机)
ab :type a male to type b plug(一般用于连接计算机和普通b型口打印机)
ac :type a male to type c plug
bc :type b plug to type c plug
cc :type c plug to type c plug
其中前3种为目前常用的电缆,后3种是与新增加的c型接口相关的电缆。
注意:pc机上的并口与串行接口的db-25有差别
pc机上的rs-232串口一般使用db-9针型插座(也称male或公头)
一些旧式pc机上也配db-25针型插座(也称male或公头)为com2使用
rs-232串口打印机上则使用db-25孔型插座(也称female或母头)
链式连接:依照ieee 1284链式连接规格书,一个并口最多可以连接8个设备,而每个链式连接设备拥有2个并口连接器,1个主连接器(host connector)和一个直通连接器(pass through connector)。主机连到第一个设备的主连接器,其直通连接器连接下一个设备的主连接器,依次连接。而不支持链式连接的设备可接在最后1个设备的直通连接器上。不过目前常见的都是一对一连接,很少能见到这种设备。
各种尺寸的subminiature d连接器(也就是常称为d-sub的连接器):
各种尺寸外壳尺寸:da、db、dc、dd和de。
触点数量:9、15、25、37和50
触点数量hd:15、26、44、62、78和104
电源用:3w3、3wk3、5w5、8w8和3、5、8单排高容量电源触点
类型:board mount(right angle、through-hole、surface mount、dual port、 press-fit、wire wrap)、cable(idc、crimp snap-in、solder cup)
d-sub连接器术语:
hd: high density高密度,3排脚放入2排的外壳中,如15pin放入9pin壳中
filtered: 抑制emi或rf干扰
pc机上常见的d-sub的连接器:
9-pin de d-sub 连接器:用作rs-232串口
15-pin da d-sub连接器:用作vga视频输出口
25-pin db d-sub连接器:用作并口/打印机口
(通常分别称为db9、db15、db25)
一种突破带宽和尺寸限制的高性能准消色差超透镜
什么是超级本?
如何延长电机的使用寿命
TSMC推出最新深亚微米互通式EDA格式
联发科技推出双目立体视觉结构光参考设计
计算机的并行接口,计算机的并行接口大全
一种基于Xilinx FPGA的部分动态可重构技术的信号解调系统详解
小米5S不忘初心:只要行业顶级旗舰一半的价格!
真男人小米6,终于不再残疾了
AMD宣布多项人事升迁 AMD终于反挖对手
塑料机械行业如何拥抱人工智能
基于结构化方法的无线传感器网络设计
元器件成本大涨,东软载波净利下滑44%
让假肢感受痛感 达到真实的皮肤体验
!!特价 HP54601A HP54600A HP54600
智能购物系统中的存储器应用
干货:三大实例讲解三种C++运算符重载
算力多元化时代 存储创新也需跟上步伐
能源互联网建设解决方案
浙江省多位领导参观普渡科技展台!