用于SiGe外延生长的湿法清洗序列

摘要
在先进的p型金属氧化物半导体场效应晶体管中,sige沟道可用于提高空穴迁移率和定制阈值电压偏移。在这种器件的源极/漏极区中sige:b的低温选择性外延生长(seg)之前,sige氧化物的有效去除是强制性的。seg之前的h2烘烤通常在低于650°c的温度下进行,以避免孤岛效应或形状变化,要求事先非常有效地去除表面污染物(如碳、氟、氧……)。由于锗在空气中非常活泼,siconi原位表面制备方案很可能在具有这种热预算约束的sige表面上使用。最近,评估了一种新的表面制备策略,该策略基于i)湿化学氧化物形成,然后ii)标准nh3/nf3远程等离子体siconi工艺。为了使用这样的方案来制造器件,我们在此研究了表面制备对si0.60ge0.40在si0.60ge0.40膜上外延再生长的影响(在氧去除效率、所得形貌等方面)。我们表明,这种表面制备大大减少了界面污染,然而,在外延再生长后,表面可能是粗糙的。由于对表面制备和生长参数之间的相互作用进行了深入分析,因此我们华林科纳半导体提出了一种创新的工艺顺序,可生产出光滑、高质量的薄膜。
介绍
在先进的金属氧化物半导体场效应晶体管(mosfets)中,电子和空穴迁移率比大块无应变硅高几倍,这是强制性的[1]。阿格浓度通常约为30%的压缩应变sige例如用于14 nm技术节点p型完全耗尽绝缘体上硅器件的沟道中。在这种器件的源极/漏极(s/d)区中进行几十nm的重度原位硼掺杂sige的选择性外延生长(seg)。它用于降低接触电阻,具有足够的锗硅化材料,并保持(或增加)栅极下sige沟道中的压缩应变。sige:b seg之前的表面制备在sige表面上特别棘手,因为sige表面在空气中非常容易发生反应。在外延之前,起始表面确实应该在原子尺度上是光滑的,并且没有任何污染物(例如o、c或f)。因此,排队时间(q时间,即在单晶片湿法清洗工具中去除自然氧化物后在空气中花费的时间)的最小化在sige上比在硅上更关键。
实验细节
在这项工作中,15 nm厚的sige 40%层在600℃、20托下在300 mm大块si(001)晶片上外延生长。沉积厚度低于塑性松弛的临界厚度;因此sige膜是完全压缩应变的。标准300mm foup(ente gris)用于洁净室中的晶片储存。湿法处理在300 mm单晶片dns su 3100工具中进行。评估了基于标准前端化学与有效漂洗步骤的组合的各种湿法清洗顺序(表1 ),例如1)稀释的hf/hcl,2)稀释的冷或热标准清洗1 (sc1 ),即nh4oh:h2o2:h2o溶液,或3)臭氧化(o3)漂洗。
结果和讨论
在下文中,我们已经在15 nm厚的si0.6ge0.4层上评估了不同的(i)湿法、(ii) siconi和(iii)“湿法-siconi”序列,在湿法清洗和siconi工艺之间具有两个q时间,少于15分钟或8小时。在没有任何空气中断的情况下,siconi工艺之后是在超纯n2下将晶片转移到外延室,在那里进行20托的h2烘烤(温度低于或等于650°c ),并在600°c下再外延20托的另一种15 nm的si0.6ge0.4。这种低热预算的目的是最小化其对污染物去除效率的影响,并允许对各种探测序列进行适当的基准测试。我们首先从界面污染(sims和xrr)和膜质量(雾度和afm)方面量化了使用化学氧化物-siconi序列(先前由xps [8]证明)的兴趣。本研究的第二个目标是在300毫米工业生产线(25个晶片的foup处理)的真实条件下证明这种序列的效率,然后在外延组合工具的惰性环境中,在湿清洗和装载之间有几十分钟到几个小时的q-时间。8小时的q-时间似乎是合理的,以显示生产线中过程的稳健性。
3.1表面处理对界面污染的影响使用q-时间= 15分钟的表面处理
在各种化学处理(表1)之后,将si0.60ge0.40层装载到外延组合设备的n2净化的装载室中,进行siconi工艺,然后转移(在n2下)到外延室,在那里进行再外延。在这些条件下,脱氧表面暴露在空气中的时间(在湿处理和晶片装载到装载室之间)不超过15分钟。在si0.60ge0.40外延再生长之后,通过x射线反射率测量晶片。在图1中可以找到选择的配置文件。在全外反射的临界角以上(大约0.13°),x射线传播到sige/si叠层中。厚度条纹是由于表面反射的x射线和sige/si界面处的相长干涉和相消干涉造成的。
结论:
在这项研究中,我们华林科纳已经展示了“化学氧化物-siconi”序列去除sige自然氧化物的能力。这种顺序产生低热预算外延再生长,没有任何延迟并且氧界面污染比标准的“hf-last”湿法清洗低10倍(在低于或等于650℃的温度下h2烘烤2分钟后)。然而,这种顺序导致sige表面对岛化更敏感。这可能是由于在sc1 (nh4oh/h2o2/h2o)或o3溶液中浸泡后,在化学二氧化硅层下形成了一些富锗单层。为了避免岛化问题,在低热预算h2烘烤期间执行基于二氯硅烷的钝化,以在sige上产生薄的覆盖层(小于1nm)。所得的si0.60ge0.40 / si / si0.60ge0.40叠层是光滑的,并且没有任何显著量的界面污染或延伸缺陷。


用倾角传感器监测桥梁的安全性
四位电子密码锁电路图
如何分辨HDMI 2.0和HDMI 1.4接口
Wind River Helix“切中”物联网“要害”
英美对中兴通讯发布7年禁令 对中兴,对中国有什么影响?
用于SiGe外延生长的湿法清洗序列
一文看懂功能安全和信息安全的区别
创新实验室开发的基于AI的新系统的工作方式
A/D转换器的电路结构和工作原理
智慧工地AI机器人实现无接触测温
集成运放的原理 集成运放线性和非线性区的特点
汽车芯片引领汽车工业产业升级,汽车芯片增速远高于整车销量增速
天嵌科技TQ335XC开发板-TI系列规格
新能源汽车市场遭“寒潮”,手握新能源王牌的比亚迪如何反攻?
工业互联网高峰论坛举行,探讨工业互联网的行业实践和创新发展
全自动变压器变比组别测试仪的性能特点及技术指标
织物阻燃性能试验仪水平垂直橡胶塑料燃烧测试仪
电梯物联网大数据平台实现多种求助方式
科立讯数字集群通信系统运行稳定、性能出色,助力沙坪坝铁路交通枢纽站顺利通车
如何用usb组建局域网