线宽越宽抗干扰能力越强,信号质量越好(趋肤效应的影响)。但同时又要保证50ω特征阻抗的要求。正常的fr4板材,表层线宽6mil阻抗为50ω。这个显然不能满足高速模拟输入的信号质量的要求,所以我们一般采用挖空gnd02,让其参考art03层。这样差分信号可以算到12/10,单线可以算到18mil。(注意线宽超过18mil再加宽就没有意义了)
图中高亮为绿色的cline为参考art03层的单线和差分高速模拟输入。在这样做的同时还要做一些细节处理:
(1)top层模拟部分需要包地处理,如上图。需要注意的是包地铜皮到模拟输入cline的距离,需要做到3w,也就是铜皮边沿到cline的airgap为线宽的两倍。根据一些电磁理论计算和仿真,pcb板上信号线的磁场和电场主要是分布在3w范围之内的。(受周围信号干扰噪声小于等于1%)。
(2)模拟区域的正片层的gnd铺铜也需要与周围的数字区域隔离,即所有层隔离。
(3)gnd02的挖空处理,平常情况下我们一般是把这个区域全部挖空,这样操作比较简单,也没有什么问题。但是考虑到细节方面或者说为了做的更好,我们可以只把模拟输入走线部分的正下方挖空,当然是和top层一样,3w区域。这样既可以保证信号质量也能保证板子的平整度。处理结果如下图:
这样可以使高速模拟输入信号的返回路径在gnd02层得到迅速回流。也就是模拟地回流路径变短。
(4)在高速模拟信号的的周围不规则的打大量的gnd过孔,使模拟信号迅速回流。也可以吸收噪声。
高速pcb信号走线的规则盘点
规则一:高速pcb信号走线屏蔽规则
在高速的pcb设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成emi的泄漏。建议屏蔽线,每1000mil,打孔接地。
规则二:高速信号的走线闭环规则
由于pcb板的密度越来越高,很多pcb layout工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的pcb走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加emi的辐射强度。
规则三:高速信号的走线开环规则
规则二提到高速信号的闭环会造成emi辐射,然而开环同样会造成emi辐射。
时钟信号等高速信号网络,在多层的pcb走线的时候一旦产生了开环的结果,将产生线形天线,增加emi的辐射强度。
规则四:高速信号的特性阻抗连续规则
高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加emi的辐射。也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。
规则五:高速pcb设计的布线方向规则
相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加emi辐射。
简而言之,相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。
规则六:高速pcb设计中的拓扑结构规则
在高速pcb设计中,线路板特性阻抗的控制和多负载情况下的拓扑结构的设计,直接决定着产品的成功还是失败。
为菊花链式拓扑结构,一般用于几mhz的情况下为益。高速pcb设计中建议使用后端的星形对称结构。
规则七:走线长度的谐振规则
检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。
规则八:回流路径规则
所有的高速信号必须有良好的回流路径。尽可能地保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。
规则九:器件的退耦电容摆放规则
退耦电容的摆放的位置非常的重要。摆放不合理根本起不到退耦的效果。其原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。
CD4051模拟开关芯片实现IO口扩展
红魔Mars电竞手机体验评测 堪称是目前手机市场中最值得入手的游戏手机之一
《Space Junkies》正式登陆Steam和PSVR平台,其中Steam国区售价168元
【世说芯品】“大考”之下,汽车测试技术如何高质量“交卷”?
国内EDA企业如何加速国产替代?
详解PCB设计高速模拟输入信号走线
倾角传感器怎么接线
IBM发布了一款世界上最小的计算机,结合区块链技术应用到日常生活
三星或将摆脱高通束缚_自研GPU再曝光
数控编程G代码详解分享
8英寸晶圆到底有多缺?
增材制造后处理概述:批量精加工是未来发展趋势
小米MIX2屏占比再度提升,米粉现在还会最期待小米手机6吗?
加拿大移动通信 全国范围中断
探讨Kubernetes中的网络模型(各种网络模型分析)
智能家居实现远程控制可以带来什么好处
一种音频小信号功率放大器信号放大电路设计浅析
怎么设计一块好的双层PCB板
江波龙Mini SDP首次突破行业想象,主控、缓存和闪存三合一
BGA矩阵整体推力试验机能进行哪些测试?