verilog hdl是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。 verilog hdl和vhdl是世界上最流行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。前者由gateway design automation公司(该公司于1989年被cadence公司收购)开发。两种hdl均为ieee标准。
这两种语言都是用于bai数字电子系统设计的硬件描述语言,而且都已经zhi是 ieee 的标准。 vhdl 1987 年成为dao标准,而 verilog 是 1995 年才成为标准的。这个是因为 vhdl 是美国军方组织开发的,而 verilog 是一个公司的私有财产转化而来的。为什么 verilog 能成为 ieee 标准呢?它一定有其优越性才行,所以说 verilog 有更强的生命力。
这两者有其共同的特点:
1. 能形式化地抽象表示电路的行为和结构;
2. 支持逻辑设计中层次与范围地描述;
3. 可借用高级语言地精巧结构来简化电路行为和结构;具有电路仿真与验证机制以保证设计的正确性;
4. 支持电路描述由高层到低层的综合转换;
5. 硬件描述和实现工艺无关;
6. 便于文档管理;
7. 易于理解和设计重用
但是两者也各有特点。 verilog hdl 推出已经有 20 年了,拥有广泛的设计群体,成熟的资源也比 vhdl 丰富。 verilog 更大的一个优势是:它非常容易掌握,只要有 c 语言的编程基础,通过比较短的时间,经过一些实际的操作,可以在 2 ~ 3 个月内掌握这种设计技术。而 vhdl 设计相对要难一点,这个是因为 vhdl 不是很直观,需要有 ada 编程基础,一般认为至少要半年以上的专业培训才能掌握。
目前版本的 verilog hdl 和 vhdl 在行为级抽象建模的覆盖面范围方面有所不同。一般认为 verilog 在系统级抽象方面要比 vhdl 略差一些,而在门级开关电路描述方面要强的多。
近 10 年来, eda 界一直在对数字逻辑设计中究竟用哪一种硬件描述语言争论不休,目前在美国,高层次数字系统设计领域中,应用 verilog 和 vhdl 的比率是 80 %和 20 %;日本和台湾和美国差不多;而在欧洲 vhdl 发展的比较好。在中国很多集成电路设计公司都采用 verilog
温度传感器和气体质量流量传感器在早产保温箱中的作用
充电插座在电动汽车中扮演重要角色
几种驱动蜂鸣器的编程示例
可编程触摸型键盘的设计
电信业重组带来商机 WCDMA面临三大挑战
Verilog HDL和VHDL的区别
科百伦3W E27节能LED灯泡:不伤眼 寿命长
看门狗芯片的应用场景
人工智能持续发展,对人类而言是好还是坏?先看看人工智能在互联网发展优缺点
赛灵思FPGA的可重配置加速特性被广泛利用起来
5G时代将会有超过85%的业务发生在室内场景
戴尔科技集团重塑超融合标杆Dell EMC VxRail
劳埃德银行联合Windows Hello试验Windows 10网银刷脸登录
海信打造出了可以实现智能停车的一体化平台
区块链如何入局分布式资产
什么是车规认证?一文读懂车规级AEC-Q认证
打造智能家居必不可少的智能网关,你知道多少?
基于选择性紫外光刻的光纤微图案化
全球卫星互联网已经进入快速部署阶段
苹果新iPad将采用超窄边框设计 同时也可能换上后置双摄像头