英特尔(intel)在今年的computex终于正式宣布,其10纳米的处理器「ice lake」开始量产,但是另一个10纳米产品「lakefiled」却缺席了。
虽然同样使用10纳米制程,但「lakefiled」是一个更高阶的产品,同时也将是是英特尔首款使用3d封装技术的异质整合处理器。
图四: 英特尔foveros的堆叠解析图(source: intel)
根据英特尔发布的资料,「lakefield」处理器,不仅在单一芯片中使用了一个10nm finfet制程的「sunny cove」架构主核心,另外还配置了4个也以10nm finfet制程生产的「tremont」架构的小核心。此外,还内建lp-ddr4记忆体控制器、l2和l3快取记忆体,以及一个11代的gpu。
而能够将这么多的处理核心和运算单元打包成一个单芯片,且整体体积仅有12 x 12mm,所仰赖的就是「foveros」3d封装技术。
图五: 英特尔foveros的区块与架构原理(source: intel)
在年初的架构日上,英特尔也特别针对「foveros」技术做说明。英特尔指出,不同于过去的3d芯片堆叠技术,foveros能做到逻辑芯片对逻辑芯片的直接贴合。
英特尔表示,foveros的问世,可以为装置与系统带来更高性能、高密度、低功耗的处理芯片技术。foveros可以超越目前被动中介层(interposers)的芯片堆叠技术,同时首次把记忆体堆叠到如cpu、绘图芯片和ai处理器等,这类高性能逻辑芯片之上。
此外,英特尔也强调,新技术将提供卓越的设计弹性,尤其当开发者想在新的装置外型中,置入不同类型记忆体和i/o元素的混合ip区块。它能将产品分拆成更小的「微芯片(chiplets)」结构,让i/o、sram和电源传递电路可以在配建在底层的裸晶上,接着高性能的逻辑微芯片则可进一步堆叠在其上。
英特尔甚至强调,foveros技术的问世是该公司在3d封装上的一大进展,是继emib(embedded multi-die interconnect bridge)2d封装技术之后的一大突破。
意法半导体最新智能驱动高边开关可设置两个限流值
成果展示:具有1.1 kV级高击穿电压的GaN基肖特基二极管
TVS二极管 TPSMCJ48CA 车规级 双向 48V
无线数据采集和模拟量采集模块它们分别是什么
带你快速了解石墨烯墨水打印射频天线
行业 | Intel「Foveros」3D封装技术打造首款异质处理器
单片机的空闲模式与掉电模式
物联网市场规模2020年或达到1.45兆美元 工业物联网影响更大
Hi nova9Pro上手:从影像小白到达人,你只差这款手机
凌讯科技推出新1代超性能数字电视解调芯片
事实证明柔性折叠屏并不好做
PCBA打样对整个生产有什么好处
电机频繁启动对补偿电容器的危害
中移物联:打造全新的5G+IOT生态圈,推动物联网产业快速发展
工业4.0在中国制造业上的应用及未来发展方向分析和探讨
索尼认为PSVR可以做得更好 但对PSVR销量满意
为企业数据保驾护航,IBM Storage Defender 正式发布
NVIDIA凭借GPU优势有望在服务器处理器三大芯片中占据其二
维护网络环境从代码开始
Libra稳定币将是数字货币创新的未来