译码器、多路选择器介绍

想不出来什么无敌炫酷的开头。我们就直接来吧;
1对译码器的原理叙述;2关于38译码器的撰写、n位译码器的撰写;3对应测试文本的撰写;1.1译码器
译码器就是将每种⼆进制的组合代码译成对应的输出线上的⾼低电平信号。用如下表格可以直观的了解:
其中abc就是对应了我们的输入端口;
三个端口组合起来就是三位二进制0-7;
当abc的值为0时,我们将八位输出的最低位置1;
当abc的值为1时,我们将八位输出的次低位置1;
如此便实现了译码器的功能,即输入端逻辑值为多少,我们就置高输入端哪一位为高电平(从低位到高位).同时输出端的位数=2 ^n^ ;(设输入端位数为n);
1.2译码器source文件撰写
①verilog以及vhdl如名字所示是一种硬件描述语言,接下来我们就要用verilog去描述出来上述的功能;
以3、8译码器为例:
vdhl语言其实和verilog大致相同,大家可以尝试阅读一下,主要还是以verilog为主;

library ieee;
use ieee.std_logic_1164.all;
entity mux83 is
port (
c : out std_logic_vector(7downto 0);
s1,s2,s3:in std_logic;
s : in std_logic_vector(2downto 0));
end mux83;
architecture mux83_arch of mux83 is
begin
p1:process(s,s1,s2,s3)
beginif(s1='0')then
c c c c c c c c cc<=11111111; end case; else c<=11111111; end if; end process p1;end mux83_arch;
③以及vhdl版本的通用译码器:
1.3对应测试文本撰写



源文件暂时还不知道如何上传,目前仅供自己总结复习。有任何建议可以小窗私信我哦;
(表格用word画的,直接截屏使用了,有点粗糙,下次好好整。
这周先这样儿先这样儿

索尼将向PlayStation游戏玩家发送电子邮件
宁德时代和本田合约细节分析 双方共同为本田未来电动车型研发电池
井通科技应邀参加“2017-2018中国区块链风云榜盛典” 一举斩获4项年度
抗击洪涝灾害,河道水雨情动态在线监测解决方案
变频器的应用及组成
译码器、多路选择器介绍
MGT-PR小鼠步态行为分析系统说明
便携式边界扫描故障诊断仪的软硬件设计与实现
瑞为智慧导航导乘方案为旅客提供丰富的查询服务
采购拉力试验机,需要注意什么?类型、品质、价格
汉明码纠错的基本原理及优化解决方案
2011便携产品创新技术展
华为mate10马上发布!国产版价格确定,比iPhone8实惠很多
智能镜面显示屏给家居生活赋予了更多的乐趣
一个电路有两个电源如何分析
OPPO Find X2的新专利显示其背面采用月相设计
低功耗JFET输入运算放大器简介
赛思电子科技十周岁啦!与时俱进,不止这十年!(文内福利)
芯片新一轮价格战正在上演,降价潮已影响国内芯片行业
乐华彩电总线进入方法